山东大学计组实验7,CPU综合实验,CPU综合实验电路包括运算器电路和控制器电路。图4.9给出了CPU综合实验结构框图。图中的虚线框外电路由实验箱提供,虚线框内电路由学生自行设计,其中微程序控制器是由μPC、ROM3、ROM2、ROM1和μIR构成。 运算器由三个寄存器R0、R1、R2、移位器、加法器等构成,并组装在一起构成ALU算术逻辑运算部件,参照图4.6所示。
2021-04-14 11:04:02 422KB 山大计组7
1
山东大学机组实验6控制器实验目前控制器设计大都采用微程序设计方法,又称存储逻辑控制器。微程序控制器电路结构如图4.7所示。它由控制存储器ROM、微程序 PC计数器和微指令寄存器 IR构成。 图中实线部分均由课程设计平台提供,而虚线部分则由学生自行设计。 其中,微程序计数 PC向控制存储器提供8位微地址,在控存读信号 的作用下,读出一条长24位的微指令代码,并在打入命令CP IR的作用下,送入 IR23-16、 IR15-8、 IR7-0。 L23-16、L15-8、L7-0用于显示微指令寄存器 IR23-16、 IR15-8、 IR7-0的内容。
2019-12-21 20:38:40 533KB 山大计组6
1
山东大学计算机组成课程设计微程序连接图
2019-12-21 20:36:41 884KB 山大计组课设
1