设计要求 1.设计一时钟 实现24小时、60分钟、60秒计数器功能。 2.校时 按下校时健,小时位计数器快速递增,按24小时循环。 按下校分健,分钟位计数器快速递增,按60分钟循环。 按下校秒健,秒位清0. 3.报时 当时钟位于59分50秒开始没隔2秒低音报时,到整点时高音报时。
1
使用微机实验平台实现数字钟。 1.基本要求如下: 1) 24小时制时间显示。 2) 可以随时进行时间校对。 3) 整点报时。 4) 闹钟功能,要求设置起闹时间时,不影响时钟的正常走时。 2.提高要求 1) 校时时相应位闪烁。 2) 能够设置多个起闹点。
2020-01-03 11:21:09 333KB 多功能数字钟的设计与实现
1
数字钟的设计与实现相关资料,采用了现在最广泛的可编程逻辑门阵列FPGA
2019-12-21 21:31:16 294KB FPGA 数字钟
1