STM32读取双路24位模数转换(24bit ADC)芯片CS1238数据例程。采用STM32CUBEIDE开发环境,以STM32F103C6T6为例的HAL库例程。例程也可用于单路24位模数转换(24bit ADC)芯片CS1237, 参见《STM32配置读取双路24位模数转换(24bit ADC)芯片CS1238数据》
2023-04-12 14:54:28 66.07MB STM32 24BIT CS1238 双路ADC
1
高速双路ADC AD9280 FPGA读写实验 Verilog设计源码Quartus工程文件,ADC芯片选用AD9280 ,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module hs_dual_ad( input sys_clk , //AD0 input [9:0] ad0_data , //AD0数据 input ad0_otr , //输入电压超过量程标志 output ad0_clk , //AD0(AD9280)采样时钟 output ad0_oe , //AD1 input [9:0] ad1_data , //AD0数据 input ad1_otr , //输入电压超过量程标志 output ad1_clk , //AD1(AD9280)采样时钟 output ad1_oe ); //***************************************************** //** main code //***************************************************** // ad0_oe=0,正常模式;ad0_oe=1,高阻 wire clk_50m; assign ad0_oe = 1'b0; assign ad1_oe = 1'b0; assign ad0_clk = ~clk_50m; assign ad1_clk = ~clk_50m; pll u_pll( .inclk0 (sys_clk), .c0 (clk_50m) ); endmodule
1
基于stm32f407ZGT6开发板的鉴相器程序,双路ADC规则同步,通过定时器触发同时采样,采样结果运用32自带的dsp库的fft计算两路信号的相位差,电赛用
2021-08-06 22:13:05 7.81MB stm32 fft 鉴相器 双路adc
1
使用ALIENTEK STM32F407开发板,实现双路ADC采集。
2021-05-19 23:57:31 489KB STM32F4 ADC DMA 双路
1
AD7705 及国产TM7705芯片双路ADC, AVR STM32 C51参考源代码及参考电路
2021-03-31 14:37:18 6.4MB AD7705 双路ADC 源代码 参考电路
1
基于STM32双路ADC,笔者亲自编写实验,绝对完全可用。
2019-12-21 19:27:13 2.99MB STM32,ADC
1
基于STM32F103C8T6最小系统板的双路ADC采样程序,可以同时采集两个模拟量的值
2019-12-21 18:50:22 1.52MB STM32F ADC 啊是大
1