设计一个8位位宽的双向数据总线,由使能端S控制总线数据流向,当S=00,C的数据赋给A;当S=01,A的值赋给C;S为其他值时,B的数据赋给C。用VHDL编程设计该双向数据总线, 并观察的仿真波形结果验证双向总线的功能。
2021-10-17 11:30:26 307KB 华南理工大学 VHDL 实验一
1
[实验目的] 1 通过实验掌握数据流设计的方法。 2 通过实验熟悉vhdl语言的编写。 3 通过实验掌握双向口的使用。 [实验内容] 设计一个8位位宽的双向数据总线,由使能端S控制总线数据流向,当S=00,C的数据赋给A;当S=01,A的值赋给C;S为其他值时,B的数据赋给C。用VHDL编程设计该双向数据总线, 并观察的仿真波形结果验证双向总线的功能。
2019-12-21 20:34:34 3KB VHDL实验
1
Quartus软件入门及双向数据流总线的设计;设计一个8位位宽的双向数据总线,由使能端S控制总线数据流向,当S=00,C的数据赋给A;当S=01,A的值赋给C;S为其他值时,B的数据赋给C。用VHDL编程设计该双向数据总线, 并观察的仿真波形结果验证双向总线的功能。
2019-12-21 19:41:58 187KB 双向数据流总线
1