卷积码译码器的论文,对毕业设计很有用,可以仿真的。
2024-03-06 22:56:45 1.03MB 卷积码译码器
1
卷积码是深度空间通信系统和无线通信系统中常用的一种差错控制编码。它克服了分组码由于以码块为单位编译码而使分组间的相关信息丢失的缺点。(2,1,8)卷积码在2G、3G通信系统中得到了广泛的运用。CDMA/IS-95系统的前向信道[3]、CDMA20001x的前反向链路都使用了生成多项式为(561,753)码率为1/2的(2,1,8)卷积码。针对目前卷积码译码器占用资源较多,最高工作频率较低的缺点,本文设计了一种新的基于FPGA的(2,1,8)卷积码译码器。该译码器工作频率高,输出时延小,占用资源少。   1  (2,1,8)卷积码译码器的总体设计   本文所实现的(2,1,8)卷积码译码器
1
本文基于FPGA技术设计了一种(2,1,8)卷积码的硬判决维特比译码器。该译码器以FPGA片内的寄存器作为路径度量和幸存路径的存储单元,经分析得出了路径度量单元的最小位宽,有效降低了对芯片资源的消耗。采用截短译码算法,降低了硬件的复杂度。采取了一种巧妙的方法实现了译码器的启动过程单元。
2022-05-05 15:44:45 73KB FPGA 卷积码译码器 寄存器 路径度量
1
关于卷积码译码器设计的文档,含有verilog HDL 代码.
2021-05-04 02:44:12 195KB 卷积码译码器
1
其中包括卷积码的编码器与译码器的设计方案,对学习卷积友有帮助。
2019-12-21 19:32:14 322KB 卷积码 译码器
1