采用头歌平台上华中科技大学设计的实验。本校本届需要完成的实验是数字逻辑——交通灯系统设计(HUST)、运算器设计(HUST)、存储系统设计(HUST)、MIPS CPU设计(HUST)
2024-05-25 22:42:04 382KB 毕业设计
1
华中科技大学-计算机组成原理-educoder Logisim-储存系统设计(HUST) 答案代码 1.汉字字库存储芯片扩展实验 2.MIPS寄存器文件设计 3.MIPS RAM设计 4.全相联cache设计 5.直接相联cache设计 6.4路组相连cache设计 7.2路组相联cache设计
2024-04-07 22:52:10 4.44MB 计算机组成原理
1
华中科技大学数据表示实验的全部电路图都有,有需要的小伙伴自己下载,这些电路都是经过本人测试,是可以通关的!!!
1
仅是通过头歌测试的完成文件(MipsOnBusCpu-3.circ)6关全部满分通过测试,无其他内容~ MIPS指令译码器设计|变长指令周期---时序发生器FSM设计|变长指令周期---时序发生器输出函数设计|硬布线控制器组合逻辑单元|变长指令周期---硬布线控制器设计|变长指令周期---单总线CPU设计 学习交流q2267261634
仅是通过头歌测试的完成文件(MipsOnBusCpu-3.circ)7关全部满分通过测试,无其他内容~ MIPS指令译码器设计|单总线CPU微程序入口查找逻辑|单总线CPU微程序条件判别测试逻辑|单总线CPU微程序控制器设计|采用微程序的单总线CPU设计|现代时序硬布线控制器状态机设计|现代时序硬布线控制器设计 学习交流q2267261634
仅是通过头歌测试的完成文件(cpu24.circ)第一关:单周期CPU(24条指令)通过测试,无其他内容~ 学习交流q2267261634
华中科技大学-计算机组成原理-educoder Logisim-自己动手画cpu-答案代码 1.8位可控加减法电路设计 2.CLA182四位先行进位电路设计 3.4位快速加法器设计 4.16位快速加法器设计 5.32位快速加法器设计 6.5位无符号阵列乘法器设计 7.6位有符号补码阵列乘法器 8.乘法流水线设计 9.原码一位乘法器设计 10.补码一位乘法器设计 11.MIPS运算器设计
2022-06-27 20:47:20 895KB 计算机组成原理
1
仅是通过头歌测试的完成文件(alu.circ)11关全部满分通过测试,无其他内容~ 8位可控加减法电路设计|CLA182四位先行进位电路设计|4位快速加法器设计|16位快速加法器设计|32位快速加法器设计|5位无符号阵列乘法器设计|6位有符号补码阵列乘法器|乘法流水线设计|原码一位乘法器设计|补码一位乘法器设计|MIPS运算器设计 学习交流q 2267261634
1
仅是通过头歌测试的完成文件(data.circ)9关全部满分通过测试,无其他内容~ 汉字国标码转区位码实验|汉字机内码获取实验|偶校验编码设计|偶校验解码电路设计|16位海明编码电路设计|16位海明解码电路设计|海明编码流水传输实验|16位CRC并行编解码电路设计|CRC编码流水传输实验 学习交流q 2267261634
1
仅是通过头歌测试的完成文件(storage.circ)7关全部满分通过测试,无其他内容~ 汉字字库存储芯片扩展实验|MIPS寄存器文件设计|MIPS RAM设计|全相联cache设计|直接相联cache设计|4路组相连cache设计|2路组相联cache设计 学习交流q 2267261634
1