内涵word和ppt
2022-12-27 09:04:06 4.3MB fpga
1
8位十进制频率计 8位十进制频率计 8位十进制频率计 8位十进制频率计
2022-11-10 19:12:38 3KB 8位十进制频率计
1
6位十进制频率计,目标芯片EPF10KLC84-4,自己设计的,用于课程设计,并已在硬件上通过验证
2022-09-05 22:12:24 159KB 频率计
1
使用VHDL语言设计的八位十进制频率计,可用EP4CE115F29C7芯片进行仿真,具有2分频,50K分频,100k分频的功能,通过两个拨码开关进行选择
2022-05-23 18:22:10 7.38MB 实验
1
本文介绍基于FPGA的频率计的设计与实现 可测频率范围为0—100MHz
2022-05-16 17:02:59 149KB FPGA 频率计
1
十进制频率计FPGA程序,verilog代码,比赛时使用没有问题,通过测试
2022-04-19 23:23:45 2KB FPGA verilog 十进制频率计
1
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之后,必须有一清零信号RST_CNT对计数器进行清零,为下1秒钟的计数操作作准备。
2021-10-31 15:42:57 37KB 频率 锁存器 同步控制
1
详细讲述了4位十进制频率机的设计以及应用,很有帮助对学习VHDL
2021-10-19 21:50:54 87KB VHDL
1
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之后,必须有一清零信号RST_CNT对计数器进行清零,为下1秒钟的计数操作作准备。其工作时序波形如图7-2。
2021-04-22 19:32:33 67KB 4位十进制频率计原理与设计
1
所制作的频率计电气指标如下:(1)显示的位数:8位数LED (2)进制数:十进制 (3)频率测试范围:1Hz~99MHz,利用预置分频器做1/2分频
2019-12-21 20:19:04 369KB 频率测量 周期测量
1