一种多路分时复用抗混叠滤波器针对应用于飞行试验的网络化机载采集系统中数字信号混叠问题,采用变采样率的抗混叠滤波器的设计,解决在数字信号处理过程中由于采样率过高,在进行整数倍抽取时有可能会出现数字信号混叠问题。同时将数字滤波器通过FPGA实现,实现了多路分时复用功能,支持8路同步采样数据的数字信号处理,并进行滤波器特性测试,对于8 kHz的原始信号,半带滤波器的截止频率为Fs/4,即2 kHz,经过系统后的-3 dB对应的信号频率2 048 Hz,幅频特性曲线与Matlab仿真结果一致。
2025-10-02 17:45:00 2.11MB 数字滤波器; FPGA;
1
要介绍利用MaxplusII软件来实现VVVF控制SPWM变频调速的方法。设计中提出一种三相分时运算思路,详细阐明其具体实现方式。试验证明,CPLD应用于变频调速系统控制是非、常有效的,使用分时复用电路大大减少了CPLD使用逻辑门的数目。
1
STM32cubeIDE下 DMA数据流分时复用
2022-01-21 19:03:16 4.72MB stm32 arm 嵌入式硬件 单片机
1
采用分时复用的方法,没有死循环,提高了程序的执行效率,不影响其他程序的执行的及时性。 每次只发一位数据,此程序的执行时间比较短
2021-12-10 16:42:40 1KB 汇编 分时复用
1
64位乘法器,底层调用5个16位乘法单元IP,使用分时复用
行业资料-电子功用-分时复用的正负电荷泵电路.zip
行业分类-电子电器-一种分时复用的LED调光装置、电路及其调光方法.zip