EDA技术是以计算机为工具完成数字系统的逻辑综合、布局布线和设计仿真等工作。电路设计者只需要完成对系统功能的描述,就可以由计算机软件进行系统处理,得到设计结果,并且修改设计方案如同修改软件一样方便。利用EDA工具可以极大地提高设计效率。   利用硬件描述语言编程来表示逻辑器件及系统硬件的功能和行为,是EDA设计方法的一个重要特征。VHDL(Very High Speed Integrated Circuit Hardware Description Language,超高速集成电路硬件描述语言)是硬件描述语言的一种,对系统硬件的描述功能很强而语法又比较简单。VHDL具有强大的行为描述能力,设
1
本系统以FPGA为控制核心,由PS/2小键盘输入,由LCD1602显示结果。在系统中以数字时钟为例,使用状态变量法,实现复杂的状态转化过程。确定了五个状态,设计出状态表,建立现态索引表,最后确定各子程序功能。将整个过程联系起来具体设计出了调时、调分、整点报时、指定时间报时、时区切换等功能。 本人毕业论文,有需要论文可私信。
2021-03-17 16:29:04 4.75MB PS/2 VHDL FPGA LCD1602
1
基于 CPLD 的智力竞赛抢答器,内含源程序、顶层原理图,可以借助此文档实现基于CPLD的智力竞赛抢答器。
2021-03-14 16:04:17 1.13MB CPLD 抢答器 VHDL FPGA
1
VHDL语言100例详解.跟随例子学习VHDL语言,使您快速掌握FPGA的开发技巧
2021-03-03 17:34:59 6.82MB VHDL FPGA
1
sil9134/sil9135芯片的驱动程序,适用于FPGA
2021-03-02 15:52:21 66KB sii9134 sii9135 VHDL FPGA
1
eda乐曲演奏电路设计源文件
2021-02-27 14:02:29 12.67MB vhdl fpga eda 乐曲设计
1
介绍了基于Altera提供的DSP Builder开发工具从Simulink模型自动生成VHDL代码的一种新的FPGA设计 流程,并基于此流程实现了一个7阶FIR数字低通滤波器。
2019-12-21 22:09:08 145KB DSP Builder VHDL FPGA
1
VHDL驱动PCF8591完成4通道电压的采集,并将结果发送的LCD1602进行显示。工程采用QII13.0创建,芯片为ALTERA EP2C8T144C8TN。
2019-12-21 22:04:07 8.64MB VHDL FPGA PCF8591
1
FPGA源程序,用VHDL语言写的梁祝音乐歌曲。程序简单,代码精炼!
2019-12-21 22:02:35 16KB VHDL FPGA
1
适合初学者作为练习和巩固的文件 实验一 运算器组成实验 5 1.算术逻辑运算实验 5 2.带进位算术运算实验 8 3. 移位运算器实验 9 实验二 存储器实验 10 1、FPGA中LPM_ROM配置与读出实验 10 2.LPM_RAM_DP双端口RAM实验 11 3. FIFO读/写实验 13 4. FPGA与外部RAM接口实验 14 5.FPGA与外部EEPROM接口实验 16 实验三 微控制器实验 17 1 时序电路实验 17 2.程序计数器PC与地址寄存器AR实验 18 3.微控制器组成实验 20 实验四 总线控制实验 22 二.实验原理 22 三.实验内容 22 五.思考题实验题 23 实验五 基本模型机设计与实现 24 二.实验原理 24 六.思考题实验题 29 实验六 带移位运算的模型机设计与实现 31 一.实验目的 31 二.实验原理 31 六.思考题和实验题 33 实验七 复杂模型机的设计与实现 34 二.实验原理 34 三.实验内容 36 七.设计实验题目 38 实验八.较复杂CPU设计示例 38 实验九. 8051/89C51单片机FPGA实现
2019-12-21 22:02:22 2.69MB VHDL,FPGA
1