STM32F767核心板+配套开发板PDF原理图+ALTIUM集成封装库+Protel99se原理图PCB库文件: 3.5TFTLCD封装库.IntLib ATK-4.3' TFTLCD电容触摸屏模块_V1.2.IntLib ATK-4342 4.3寸RGB屏模块封装库.IntLib ATK-7016&7084 7寸RGB屏模块封装库.IntLib ATK-NEO-6M-V2.3.IntLib ATK-OV2640摄像头模块.IntLib ATK-OV5640摄像头模块封装库 ATK-OV5640摄像头模块封装库.IntLib ATK-SIM900A GSM模块封装库.IntLib MP3模块封装库.IntLib OLED模块封装库.IntLib STM32F4&F7底板封装库.IntLib STM32F767核心板封装库.IntLib
STM32F750核心板开发板PDF原理图及相关模块元器件封装库+ALTIUM集成封装库+Protel99se原理图PCB库文件: 3.5'TFTLCD模块封装库 4.3寸电容触摸屏封装库 ATK-4342 4.3寸RGB屏模块封装库 ATK-7016&7084 7寸RGB屏模块封装库 ATK-NEO-6M GPS模块封装库 ATK-OV2640摄像头模块封装库 ATK-OV5640摄像头模块封装库 ATK-SIM900A GSM模块封装库 MP3模块封装库 OLED模块封装库 STM32F750&H750底板封装库 STM32F750核心板封装库
STM32F407视频传输OV5640驱动代码JPEG串口2输出
2021-04-20 10:01:49 6.28MB stm32 视频处理 摄像
1
FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。 module top( input clk, input rst_n, output cmos_scl, //cmos i2c clock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel clock output cmos_xclk, //cmos externl clock input [7:0] cmos_db, //cmos data output cmos_rst_n, //cmos reset output cmos_pwdn, //cmos power down output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data ); parameter MEM_DATA_BITS = 16; //external memory user interface data width parameter ADDR_BITS = 24; //external memory user interface address width p
STM32H7XX OV2640和OV5640摄像头驱动 欢迎学习交流
2021-03-30 12:32:21 119.68MB STM32 摄像头,驱动
1
基于STM32F407和OV5640的视觉算法,当时在做全国大学生工程训练大赛,二维码识别采用的是正点原子的库;颜色识别自己写的算法,只识别红绿蓝,直接对RGB进行算法判定,不需要白平衡;色块追踪写来玩的,参考了其他人的算法。
2021-03-28 14:17:09 1.44MB STM32F4 二维码识别 颜色识别 色块追踪
1
基于FPGA的OV5640 VGA显示控制代码和资料,用Verikog写得,用ISE 14.7调试成功,值得下载!!!
2021-03-24 22:17:26 3.67MB FPGA OV5640 VGA
1
ZYNQ7020FPGA开发板及外围电路模块元器件protel99原理图库PCB封装库+AD集成库, 3.5TFTLCD封装库.IntLib ATK-4.3' TFTLCD电容触摸屏模块_V1.2.IntLib ATK-4342 4.3寸RGB屏模块封装库.IntLib ATK-7016&7084 7寸RGB屏模块封装库.IntLib ATK-NEO-6M-V2.3.IntLib ATK-OV2640摄像头模块.IntLib ATK-OV5640摄像头模块封装库.IntLib ATK-SIM900A GSM模块封装库.IntLib ATK_Dual_OV5640.IntLib MP3模块封装库.IntLib OLED模块封装库.IntLib ZYNQ.IntLib ZYNQ核心板.PcbLib ZYNQ核心板.PcbLib.htm ZYNQ领航者底板 Library Component Count : 80 Name Description ---------------------------------------------------------------------------------------------------- 1N5817 24C256 AMS1117 AO3400 AR101 单路电容触摸芯片 JL223B ATK-HC05 ATK-HC05 B50610 BAT BAT54C 双肖特基二极管 BEEP BUTTON C C-CM 贴片电解电容 CAP CAP_1 CAP_104_0.1uf CAP_104_0.1uf_1 CAP_104_0.1uf_2 CAP_2 CAP_27pF CAP_3 CH340G USB2UART CRYSTAL3 CSW-2P 2路编码开关 C_1 C_2 C_3 无极性贴片电容 C_4 无极性贴片电容 D SOD123 SOD123封装二极管 DB9 DC JW5060T_6 DC降压芯片 FPC-40 FPC-40P-0.5mm FU 贴片保险丝 GL850G HDMI_A HEAD2 HR911130C RJ45 + MAG Header 2 Header, 2-Pin Header 20X2 Header, 20-Pin, Dual row Header 2X2 Header, 2-Pin, Dual row Header 3 Header, 3-Pin Header 3X2 Header, 3-Pin, Dual row Header 5 Header, 4-Pin Header 7X2 2*7公牛角座,Pin间距2.54mm Header 9X2 Header, 9-Pin, Dual row KEY_M L L-CDRH 功率屏蔽电感 LED MAX3232 MAX3485 MIC MINI_USB Micro SD Micro SD卡 NC7SZ125M5X NC7WZ07P6X NPN 8050/BCW846/BCW847 P-DC 低压电源接口 PCF8563 时钟芯片 PJ-327A PTS120630V012 R RES R_1
OV5640摄像头模块(硬件参考设计原理图+AD封装库+软件源码工程+应用技术文档)。1,ATK-OV5640摄像头模块原理图 2,程序源码 3,配套软件 4,OV5640参考资料 ATK-OV5640摄像头模块使用说明(探索者摄像头实验)_AN1602A.pdf ATK-OV5640摄像头模块使用说明(探索者照相机实验)_AN1602B .pdf ATK-OV5640摄像头模块用户手册_V1.0.pdf
FPGA设计实现OV5640 摄像头采集数据VGA显示输出Verilog设计逻辑Quartus工程源码文件,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module ov5640_rgb565_1024x768_vga( input sys_clk , //系统时钟 input sys_rst_n , //系统复位,低电平有效 //摄像头接口 input cam_pclk , //cmos 数据像素时钟 input cam_vsync , //cmos 场同步信号 input cam_href , //cmos 行同步信号 input [7:0] cam_data , //cmos 数据 output cam_rst_n , //cmos 复位信号,低电平有效 output cam_pwdn , //cmos 电源休眠模式选择信号 output cam_scl , //cmos SCCB_SCL线 inout cam_sda , //cmos SCCB_SDA线 //SDRAM接口 output sdram_clk , //SDRAM 时钟 output sdram_cke , //SDRAM 时钟有效 output sdram_cs_n , //SDRAM 片选 output sdram_ras_n , //SDRAM 行有效 output sdram_cas_n , //SDRAM 列有效 output sdram_we_n , //SDRAM 写有效 output [1:0] sdram_ba , //SDRAM Bank地址 output [1:0] sdram_dqm , //SDRAM 数据掩码 output [12:0] sdram_addr , //SDRAM 地址 inout [15:0] sdram_data , //SDRAM 数据 //VGA接口 output vga_hs , //行同步信号 output vga_vs , //场同步信号 output [15:0] vga_rgb //红绿蓝三原色输出 ); //parameter define parameter SLAVE_ADDR = 7'h3c ; //OV5640的器件地址7'h3c parameter BIT_CTRL = 1'b1 ; //OV5640的字节地址为16位 0:8位 1:16位 parameter CLK_FREQ = 26'd65_000_000; //i2c_dri模块的驱动时钟频率 65MHz parameter I2C_FREQ = 18'd250_000 ; //I2C的SCL时钟频率,不超过400KHz parameter CMOS_H_PIXEL = 24'd1024 ; //CMOS水平方向像素个数,用于设置SDRAM缓存大小 parameter CMOS_V_PIXEL = 24'd768 ; //CMOS垂直方向像素个数,用于设置SDRAM缓存大小 //wire define wire clk_100m ; //100mhz时钟,SDRAM操作时钟 wire clk_100m_shift ; //100mhz时