针对FPGA实现卷积神经网络中卷积计算的过程中,高并行度带来长广播、多扇入/扇出的数据通路问题,采用脉动阵列来实现卷积神经网络中卷积计算模块,将权重固定到每个处理单元中,并按照输入和输出特征图的维度来设置脉动阵列的大小,最后通过Vivado高层次综合实现卷积计算模块的硬件设计。实验结果表明,本设计在实现1级流水化时序要求的同时,具有较低的资源占用和良好的扩展性。
2021-06-16 19:33:05 465KB FPGA
1
NB模组硬件设计手册
2021-06-15 11:01:26 1.52MB 设计手册
1
BC35-G_硬件设计手册
2021-06-15 11:01:26 1.04MB 硬件设计
1
硬件设计手册
2021-06-15 11:01:26 1.09MB 硬件设计
1
硬件设计手册
2021-06-15 11:01:25 1.56MB 硬件设计
1
硬件设计
2021-06-15 11:01:25 1.79MB 硬件设计
1
M5311硬件设计手册_V1.9.pdf
2021-06-15 11:01:24 1.66MB 硬件
1
M5311硬件参考设计_V1.5_0428.pdf
2021-06-15 11:01:24 50KB 硬件设计
1
目前宠物丢失现象时有发生,对物主造成经济和精神上的损伤,而市场上的定位器在室内使用、供电状况等差强人意,基于上述现象,研发了本款智能宠物定位项圈。采用STM32F103C8T6作为主控芯片,sim900a作为通信模块,锂电池管理系统供电,组成绿色环保的宠物小护士。采用自主基站国家专利技术,不留死角,支持平台侧和手机APP侧,查看宠物位置信息,身体运动量等信息。严格的超低功耗系统设计,采用电源监管、间歇式启动、睡眠唤醒等技术,增加系统超长待机。另外,此款定位项圈增加了外设传感器接口,可以测量宠物体质特征、健康度等信息。 原作者申明: 该设计资料仅供学习参考,严禁商用。 智能宠物防盗定位项圈实物照 视频演示: https://v.youku.com/v_show/id_XODgyNzY5OTU2.html https://v.youku.com/v_show/id_XODgyODcxNzAw.html 电路城语:此资料为卖家免费分享,不提供技术支持,请大家使用前验证资料的正确性!如涉及版权问题,请联系管理员删除! 附件包含以下资料:
1
Allegro库文件,适合新手入手。主要包含项目中使用过的元器件的封装和焊盘,以及datdsheet
1