pcb工程文件、zip压缩包
2021-04-23 09:03:30 103.59MB pcb 单片机 传感器
1
可以批量查询用友U8的BOM,可创建用友UPA进行自定义报表查询
2021-04-21 18:07:17 965B 用友U8后台批量查BOM的SQL
1
USB Type-C控制器用于BMC通信,电路采用核心器件为FUSB302,FUSB302 系列 USB Type-C 控制器可以消除制造商对于规格更新的担忧,他们可以在其智能手机、平板电脑、电脑和其他移动设备上轻松增加下一代 USB 功能。FUSB302 尺寸小,功耗低,具有‘投资保护’优势,因此成为当今许多产品所使用的流行解决方案。 FUSB302 USB Type-C控制器实物截图: 与其他 USB Type-C 控制器不同,FUSB302 通过 I2C 协议配合现有微处理器使用。这样,通过固件可灵活支持各种 USB C 类规格的变化,而不是通过硬件。 FUSB302 USB Type-C控制器电路 PCB截图:
2021-04-21 18:06:23 255KB 控制器 fusb302 电路方案
1
基于L6234PD的三相无刷电机驱动板描述: 电路城(www.cirmall.com)本次分享的是国外开源设计的BLDC 电机驱动器电路设计,由3个高功率半桥组成,可输出高达5A峰值,或4A连续输出(取决于散热器)。它的底部设计有一个大的铜接地平面,作为散热片。如果单独的铜层不能满足驱动IC散热要求,则三相直流无刷 BLDC 电机驱动器板的底部可以固定在外部散热片上。电路板上放大绕组电流,并用于感测反电动势电压以辅助换向。请注意,该驱动程序不能独立工作,需要微控制器至少输出3个PWM信号和3个使能信号,以适当的顺序使三相直流无刷 BLDC电机运行。 基于L6234PD的三相无刷电机驱动板实物展示: 基于L6234PD的三相无刷电机驱动板特性: 3个半桥驱动通道 4A连续,5A峰值输出电流(取决于散热器) 输入电压范围:7-14 VDC(受输入电容电压限制) 反向EMF感应和参考电阻分压器 在电源轨上使用非常低的ESR电容来处理在驱动高电流电机时预期的高纹波电流 绕组电流检测电阻,带放大器升压输出信号 可选的电流循环二极管,以提高效率 所有微控制器I / O的ESD保护 驱动器模具与PCB铜层具有良好的热耦合(这可能使驱动IC的手工焊接非常困难) 0.200“螺钉端子块,或0.156”Molex接头,用于高电流连接 电路设计重要信号的测试点 基于L6234PD的三相直流无刷 BLDC 电机驱动器附件内容,见电路城(www.cirmall.com)“相关文件”下载:
2021-04-21 18:06:14 1.39MB 电机驱动器 三相电机 l6234pd 直流无刷
1
全部开源 DIY制作摩托车维修数字真空计描述: 如何建立自己的摩托车维修真空计,我骑摩托车已经超过十年。像许多其他摩托车爱好者一样,我自己维修,从链油调节阀。在看到别人制作DIY数字真空计后,我想自己DIY制作一个。该数字真空计是汽车/摩托车爱好者专为保持发动机节气门体/化油器保持同步而DIY项目。该摩托车维修数字真空计项目是完全开源的。老外设计,电路板布局和源代码都可以在电路城(www.cirmall.com)“相关文件”下载。 全部开源 DIY制作摩托车维修数字真空计实物展示: 全部开源 DIY制作摩托车维修数字真空计功能: 仪表由9伏电池供电。LCD屏幕包含背光。通过屏幕菜单配置数字真空计的功能。通过按MODE / CAL按钮访问菜单。四个压力传感器可以被校准为以绝对压力模式或相对于大气压力模式运行。真空读数可以以kPa,PSI,inHg或mmHg显示。可以将显示设置为显示数值或绘制条形图。也可以配置数字滤波量。 压力传感器应与3mm或1/8“真空管道一起使用,以下是通过菜单进行的视频,短按可通过菜单选项进行,长按将选择该选项。 本数字真空计产品设计资料包含PCB工程文件,用eagle6.9打开;程序控制源码和构建套件所需的所有部件BOM。 全部开源 DIY制作摩托车维修数字真空计 PCB 实物截图: 电路城(www.cirmall.com)“相关文件”截图:
2021-04-21 18:06:11 363KB diy制作 开源 电路方案
1
这是NXP的无线充电方案(A11)原理图。单线圈方案。通过调节pwm频率进行功率调节。符合BPP。不支持EPP。
2021-04-21 17:42:03 1.67MB NXP 无线充 QI A11
1
RTL8208B_BCM5421S千兆网cyclone2 FPGA主控板protel99设计硬件原理图PCB+BOM+FPGA Verilog源码+文档说明,4层板设计,包括完整的原理图+PCB+生产BOM文件,CYCLONE2 FPGA设计逻辑源码文件 2、 设计概述 本板作为千兆机内帧的接收板,主要功能是接收千兆机内帧控制器输入的显示数据,经过SDRAM转存后再通过十六个百兆口输出。同时要能接收箱体扫描板输出数据。其中收发关系由本板百兆芯片实现AUTOCROSS。 3、 具体设计 3.1 SDRAM.SCH  使用一片86脚,TSOP封装的SDRAM  可以使用64M,128M的SDRAM。使用64M芯片时21脚(A11)NC  DQM[3:0]接地,CKE接3.3V电源 3.2 FPGA.SCH  FPGA芯片使用EP2C8Q208  配置方式JTAG+AS(EPCS4)  25M时钟和RESET接PLL1的输入端  FPGA附加电路:FLASH,EEPROM,温度传感,天光亮度传感  FLASH的CS#接地,WP#接3.3V。EEPROM的WP接地  千兆的CLK125,RC125,MEDIA,BREAK接PLL2IN  千兆PHY和两个百兆PHY的管理接口复用一对I/O。 千兆PHY地址为00001;百兆PHY地址为10***,01***  百兆芯片共用一个RESET引脚 3.3 POWER.SCH  5V电源输入  FPGA内核电压1.25V使用一片1085_ADJ  板上3.3V电压使用一片2831Y  千兆芯片的2.5V使用一片2831Y  两个百兆芯片的1.8V各使用一片2831Y,需要测试是否可以使用一片 每个百兆芯片需要760mA工作电流 3.4 INDRIVE.SCH  千兆芯片使用BCM5421S  留有光接口与电接口,使用MEDIA选择管脚选择接口类型  引脚设置如下: 信号类型 信号名称 引脚 IO 功能描述 连接方式 与FPGA相连的信号 RXD[7:0] 2,3,4,9,10,11,12,15 O 接收数据,与RXC同步 在100BASE-TX和RGMII模式下,只有RXD[3:0]有效 经过排阻和FPGA相连(如图19) TXD[7:0] 104,103,102,101,100,99,98,97 I 发送数据,与GTXCLK同步 在100BASE-TX和RGMII模式下,只有TXD[3:0]有效 RX_DV 1 O 高电平指示正在接收数据 TX_EN 106 I TXD[7:0]传输使能 GTXCLK 107 I GMII传输时钟,MAC提供的125M时钟,用于同步发数据 RX_ER 113 O RX_DV高,RX_ER高指示从双绞线收的数据有错 INTR#/ ENDET 76 I 中断信号 当检测到ENERGY置高1.3ms 当无ENERGY 1.3s 置低 与FPGA的CLKIN相连 MDC 20 串行数据MDIO的同步时钟,可以达到12.5M 与FPGA相连,与百兆芯片复用 MDIO 21 用于配置MII寄存器的串行数据 与RJ45相连的信号 TRD[0]+- 47,48 IO 网线的收发差分对 与RJ45相连 TRD[1]+- 50,49 IO TRD[2]+- 56,57 IO TRD[3]+- 59,58 IO 与光头相连的信号 SGIN+- 115,116 I SerDes/SGMII差分数据输入 与光头相连 SGOUT+- 118,119 O SerDes/SGMII差分数据输出 指 示 灯 信 号 B_TX 70 O 传输数据指示信号 B_RC 71 O 接收数据指示信号 B_LINK2 72 O 传输速度指示信号 00表示1000BASE-T LINK 高电平使能SERDES模式 B_LINK1 73 O B_FDX 74 I/O pd 高电平使能SGMII模式 全双工指示信号 B_SLAVE 75 I/O pu A-N使能 Master/Slave指示信号 B_QUALITY 85 O 铜线连接质量指示信号 RGMII模式下设置RXC Timing 时 钟 信 号 XTALI 124 I 5421的外接25M参考时钟 接25M晶体 XTALO 125 O RXC 112 O 从输入的模拟信号中恢复的125M时钟,用于同步RXD[7:0] 接FPGA的CLKIN CLK125 18 O MAC参考时钟,由XTALI倍频产生的125M时钟信号输出 接FPGA的CLKIN 接成1或者0的控制信号 PHY[4:0] 63,
RTL8201CL双路DVI Hub CYCLONE2 FPGA主控板PROTEL设计原理图+PCB+BOM+Verilog源码+设计文档,4层板设计,包括完整的原理图PCB设计工程文件,FPGA逻辑源码,已在项目中使用,可以做为你的设计参考。 2. 总体设计概述 本板作为DVI Hub控制板,主要功能是接收计算机输入的DVI数据,分三向下行输出 根据上述功能, Dual link DVI Hub电路板可以分为以下几个部分: 1. FPGA部分。主要包括一块FPGA(EP2C8QF256)和一个EPCS4、一个有源晶振20MHhz 2. DVI receiver 部分。主要包括2片panellink receiver(SII163B)including master and slave 3. DVI send 部分. 主要包括3片 (TFP410A) 4. 存储器部分:一个flash存储器(S25FL040A)和一个IIC(AT24C18) 5. DVI 传输端口部分。包括4个DVI端子, 6. 工控部分:1个温度传感器DS18B20 7. 电源部分 : FPGA的bank1和4、百兆芯片和DVI receiver、DVI send用3.3V电压由一片LDO供电(加一开关电源芯片AOZ1010AI以备选)。 FPGA的bank2和3用1.5V电压由一片 LDO供电。 FPGA的核电压用1.25V电压由一片 LDO供电 8. 百兆接口部分:主要包括1个百兆芯片(RTL8201CL)、1个RJ45端子和1个百兆线圈H1102。时钟由FPGA提供 3、 原理图设计具体说明 3.1 . Power部分 本PCB上用到的电源电压有: +3.3V、+1.2V、1.5V。板上芯片用到的数字电压、模拟电压和数字地、模拟地都可以由这些电压或者GND经过电感(磁珠)隔离产生。  输入的5伏电源首先需要滤波电路和保护电路。保护电路由单向二极管和稳压管组成,滤波电路由100UF电容并联0.1UF电容组成。LED管串联150欧电阻用作电源指示灯。  +3.3和+1.2、1.5 v电源设计: +3.3、+1.5和+1.2由+5经过LM108转换得到,其电路图如图1 图1 +5到+3.3、+1.5和+1.2转换电路 调压芯片的输出端并联100UF和0.1UF的电容以稳定输出电压。 其中加入4个二极管可减少LDO芯片的热量 +3.3和+1.2也可+5经过AOZ1010AI转换得到,其电路图如图2 图2 +5到+3.3和+1.2转换电路 经计算后得出本系统的功率要求不高,考虑到成本和电路机构,选择用LDO芯片电源,外加一个AOZ1010AI转换3.3V电源作备用。 3.2 . drive部分  RTL8201CL有如下复用脚 number name Description mode used 1 LDPS LDPS省电模式,高有效 不使能  此外RTL 8201CL 还有如下配置功能脚 number name Description mode used 1 ISOLATE 芯片与MAC隔离 不使能