LMH6518 带宽可达900MHz,数字控制,可变增益放大器 数字控制接口SPI接口 可用于高速采集卡模拟前端或示波器模拟前端调节 LMH6518 Verilog驱动代码 FPGA直接例化使用 rw_ctrl引脚用于控制SPI 中SDIO三态门控制,在TOP层模块使用
2022-11-11 19:59:21 2KB FPGA LMH6518 Verilog
1
原创的sja1000的FPGA驱动和应用程序,亲测稳定可用。是我从自己开发的一个完整的工程里把sja1000这部分拿出来单独分享的。
2022-11-11 15:22:08 207.15MB sja1000 fgpa驱动应用程序
1
基于QuartusII开发平台,提供完整的源代码及功能仿真结果,以及下载配置后的示波器观测结果。
2022-11-11 10:27:59 112KB FPGA QPSK 调制器 通信
1
利用quartusII9.0编译仿真的一位加法器,适合新人学习参考,学习eda的同学可以拿来参考学习 ,自己参考设计,有利于加深理解
2022-11-10 22:26:36 77KB eda quartus9.0
1
黑金双通道 14 位 DA 输出模块 AN9767 采用 ANALOG DEVICES 公司的AD9767 芯片,支持独立双通道、14 位、125MSPS 的数模转换。模块留有一个40 针的排母用于连接 FPGA 开发板,2 个 BNC 连接器用于模拟信号的输出。
2022-11-10 21:38:21 2.36MB fpga开发 AN9767
1
27个FPGA实例源代码
2022-11-10 20:24:41 1.23MB fpga
1
Zynq配置控制器 一种配置控制器解决方案,允许Zynq器件配置下游FPGA。 可以在上面的GitHub“发布”选项卡中找到此IP的正式版本。 ##概述此IP旨在安装到Xilinx Vivado / SDK工具中,使用户能够为Zynq器件创建一种配置一个或多个下游FPGA器件的方法。 该控制器是为7系列设备设计的,但是由于比特流格式的通用性,它也可以用于配置较早的FPGA。 随着设计变得越来越复杂并需要更多的设备,通常希望让一个Zynq SoC设备充当其他FPGA的配置控制器。 这种方法还允许对整个系统中的各种比特流使用统一的存储介质。 注意:此控制器不允许配置下游Zynq-7000设备。 这是因为除JTAG端口外,Zynq-7000设备没有“从”配置模式。 该库是使用创建的,但可能会与其他版本向前和向后兼容。 ## Xilinx配置模式根据电路板布局,所需的配置速度和I / O
2022-11-10 18:45:47 24.23MB VHDL
1
都是网上找的,比如命令格式那一块我就找了很久,希望对大家有用。里面有一个SPI的程序,改改就可以控制任何SPI接口的芯片了
1
FPGA 实现SATA协议 主要对OOB信号 还有CMD 信号 link信号的逻辑实现 以及协议的开发
2022-11-10 16:22:37 370KB FPGA SATA
1
在此提交中,我使用 HDL 编码器使用 (5x5) 内核实现了均值滤波器。该设计已成功综合和仿真。
2022-11-10 15:14:05 236KB matlab
1