这是我为了2009电子大赛收集的数据采集程序,非常多,大概有30到40个,现在电子设计大赛结束了,我传上来给大家,收集过程中很辛苦,所以设置的下载分数有点高,望网友们见谅!!!
1
设计了一个用于流水线模数转换器(pipelined ADC)前端的采样保持电路。该电路采用电容翻转型结构,并设计了一个增益达到100 dB,单位增益带宽为1 GHz的全差分增益自举跨导运算放大器(OTA)。利用TSMC 0.25μm CMOS工艺,在2.5 V的电源电压下,它可以在4 ns内稳定在最终值的0.05%内。通过仿真优化,该采样保持电路可用于10位,100 MS/s的流水线ADC中。
2021-10-26 21:04:28 93KB ADC 模数转换器 数字信号 电路
1
主要讲解STM32 DMA controller的特点,架构,性能 和用法,还有示例用法
2021-10-26 17:12:12 245KB STM32,DMA
1
高分辨率ADC应用中的闭环增益误差和闭环带宽限制的考虑.docx
2021-10-26 15:01:38 150KB 技术方案
包含多种单片机常用滤波算法。主要包括平均,限幅,中位值及其各种组合滤波算法介绍,并包含C代码实例。可以直接套用。非常方便。
2021-10-25 16:36:25 218KB 单片机 ADC 算法 滤波
1
CCS5.4+Proteus8的F28027实践课七、ADC
2021-10-24 10:07:30 173KB F28027
1
在高速数据采集中,高速ADC的选用和数据的存储是两个关键问题。本文介绍一种精度为12位、采样速率达25Msps的高速模数转换器AD9225,并给出其与8位RAM628512存储器的接口电路。由于存储操作的写信号线是关键所在,故给出其详细的获取方法。
2021-10-23 19:07:48 143KB 传感器与数据采集
1
包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟设计、差分输入驱动器的设计、数字接口和布局考虑都是十分复杂的问题。本文中的参考设计将采用ADC083000/B3000。
2021-10-23 19:07:24 132KB 数据转换
1
本文将介绍如何挑选一个高速ADC
2021-10-23 19:07:02 78KB ADC CMOS 电路 文章
1
该文档对市面上的高速采集和高速回放进行了比较全面的总结分析和比对,对高速ADC和DAC常用的LVDS和jesd204协议以及功能指标(分辨率、采样率、有效位数、SFDR等)进行了说明,模拟前端的DC耦合和AC耦合进行了分析,并对高速电路的布局布线进行了说明。
1