1、实验名:Linux内核编译及添加系统调用报告 2、实验要求: 1)编译内核 2)添加系统调用 1、下载linux内核源码 2、修改系统调用 3、申请系统调用
2023-02-18 22:20:34 54KB 操作系统
1
DSP卷积算法的实现实验报告.zip
2023-02-18 20:02:44 87KB DSP 卷积 算法 实现
1
实验目的: 1. 掌握activity组件生命周期函数的用法 2. 掌握使用intent实现activity之间的跳转 3. 掌握在manifest文中定义多个activity,并指定Launcher Activity 4. 掌握Activity的启动模式,和启动模式所对应的Activity和task的关系
2023-02-18 12:29:21 11.65MB android activity intent 生命周期
1
文章内置两部分内容: 1.keil 5以及Proteus 软件的安装、调测、激活等内容; 2.基于Proteus的51单片机简单电路仿真以及基于Keil 5的源代码程序。 作者声明: 本篇文章所有内容为本人实验研究报告部分副本,版权均属本人所有,任何媒体、网站或个人未经本人协议授权不得转载、链接、转贴或以其他方式复制发布/发表。已经本人协议授权的媒体、网站或个人,在下载使用时必须注明"稿件来源:作者:Mr.Gromoth",违者本人将依法追究责任。
2023-02-18 11:51:54 238KB keil5 Proteus 51单片机点亮LED
1
在此程序中用到了中断及其保护和立即恢复的措施。可以模拟工业上的一些简单控制
2023-02-17 20:12:12 881B 中断 方波
1
实验的例程,可以好好看看!网上的资料比较少,,,,,,
2023-02-17 17:24:59 5.66MB 实验的例程
1
1)对文法进行消除左递归等改造。对改造后的文法,求各非终结符follow集和first集,以验证其是LL(1) 的。 2)结合词法分析器(需在词法分析器中加入识别关键字float的部分,设置其单词种别编码为26),构造递归下降分析程序。
2023-02-17 14:59:53 80KB 编译原理 词法分析器
1
适用于机械制造及其自动化专业学生,对应课程为机械工程材料
2023-02-17 13:41:14 321KB 热处理 硬度
1
(1).掌握Verilog HDL模块的基本结构。 (2).掌握计数器的设计方法。 (3).掌握基于Quartus II的CPLD/FPGA开发流程。 (4).实验要求完成模24计数器程序设计,并完成Modelsim仿真
2023-02-16 19:42:39 281KB cpld FPGA
1