锁相环 (PLL) 的理论与研究日趋完善,应用范围遍及整个电子技术领域,如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。 随着集成电路技术的发展,集成锁相环和数字锁相环技术日趋成熟,不仅能够制成频率较高的单片集成锁相环路,还可以把整个系统集成到一个芯片上去,实现所谓的片上系统 SOC 。 因此,可以把全数字锁相环路 (ADPLL) 作为一个功能模块嵌入 SOC ,构成片内锁相环。这里在简单介绍片内全数字锁相环系列结构的同时,给出一种智能控制捕获范围中全数字锁相环( ADPLL )的设计方法,并进行仿真和实践验证。
2021-03-15 13:38:25 385KB 数字锁相环
1
提出并实践一种新型的锁相放大器算法,文档中包含对该算法的详细讲解并附带整个工程实现文件源代码。
2021-03-10 11:04:59 588KB 锁相放大器 锁定放大器 DSP 算法
1
应用于GSM的快速锁定全数字锁相环设计,秦鹏,金晶,本文提出了一种应用于GSM(全球移动通讯系统)的快速锁定全数字锁相环。针对快速锁定的要求,本文提出了将频率控制字预检测技术与
2021-03-01 12:09:59 500KB 电子技术
1
附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL 附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL
2021-02-09 19:03:35 1KB DPLL
1
基于电涡流的金属探测代码,实现方法中涉及数字锁相算法、过采样技术,最终的金属探测器实现了超过2cm距离的金属探测。
2021-02-04 13:10:06 6.81MB 单片机 金属探测 电涡流 数字锁相
1
用FPGA实现数字锁相环.7z
2021-02-03 14:00:50 92KB 用FPGA实现数字锁相环.7z、
1
在介绍数字锁相环基本原理的基础上,给出了一种数字锁相环位同步提取电路设计方法,并通过设计仿真,验证了设计的正确性。
2019-12-21 22:17:25 1.44MB FPGA 锁相环
1
FPGA实现PLL全数字锁相环 全部代码
2019-12-21 22:15:04 122KB FPGA verilog PLL
1
原版代码,可以运行。供做DPLL研究开发的朋友们参考借鉴。
2019-12-21 22:00:21 1KB 数字锁相环 matlab DPLL 仿真
1
附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL
2019-12-21 21:59:01 1KB DPLL
1