数字钟设计及Multisim电路图并完美运行
2020-01-03 11:18:55 6.95MB 数字钟设计及Multisim电路图
1
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
2019-12-24 03:20:59 528KB FPGA,数字钟
1
基于Quartus II的数字钟设计 内含整个工程
2019-12-21 22:20:52 3.15MB VHDL Quartus II
1
EDA课程设计报告-- 数字钟(设计报告+仿真文件)
2019-12-21 22:20:46 774KB EDA 课程设计 报告数字钟 仿真
1
Verilog编写,多功能数字钟,具有基本显示,调时,电台报时和闹钟功能,分模块设计
2019-12-21 22:10:34 479KB 数字钟,FPGA
1
此压缩包为数字逻辑课程设计的《数字钟》的设计。里面包括详细的报告设计过程 和 详细的电路图,以及每一步的详细参数,对要进行《数字钟》设计的很有帮助!
2019-12-21 22:09:04 525KB 数字逻辑 数字钟 设计报告 电路图
1
基于单片机的数字钟 内容提要……………………………………………………………… 2 正文……………………………………………………………………… 2 一、题目的意义………………………………………………. 2 二、系统的功能………………………………………………. 3 三、设计步骤………………………………………………….. 3 1、硬件电路设计及描述…………………………………… 3 2、软件设计流程及描述…………………………………… 4 四、注意事项…………………………………………………… 9 五、心得与体会……………………………………………….. 9 六、参考文献…………………………………………………… 10
2019-12-21 21:01:22 158KB 单片机 数字钟 校时 校分
1
基于quartus 的数字钟设计,方便我们了解如何使用quartus
2019-12-21 20:16:59 820KB quartus 数字钟设计
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试通过,欢迎大家下载。
2019-12-21 20:15:15 377KB FPGA niosII
1
这是武汉理工大学的数电试验的报告!!用74ls90设计,加上74ls48 门电路设计实验!!这个ppt里面包含数电实验的所有电路图,以及原理图!还有报告的详细资料!!喜欢和需要的人下载!!可以作为参考!
2019-12-21 19:44:59 241KB 数电 电子钟 数电实验 数字钟
1