结合低电压电泳芯片的电压控制,提出了一种基于FPGA的4路信号发生器的设计方案.介绍了直接频率合成技术(DDS)的基本工作原理,利用IP核设计4路信号发生器的基本流程.实验结果表明:该信号发生器可通过调整波形控制字、频率控制字、相位控制字,控制输出不同波形、不同频率、不同相位的4路信号,且信号波形能满足低电压电泳芯片移动电场控制需要.
2021-04-09 10:52:52 777KB FPGA; IP核; DDS; 信号发生器;
1
基于FPGA的双通道幅度相位频率可调节的DDS信号发生器,通过矩阵键盘来控制三个参数,程序经过测试,经过实际板级验证可以运行。
2021-03-06 19:56:24 9.94MB FPGA DDS 矩阵键盘
1
基于DAC0832的简单DDS信号发生器报告+原理图+PCB图+程序代码+proteus的isis的仿真等文件
2021-02-25 09:06:28 173KB 信号发生器 DAC0832 原理图 PCB图
1
采用DDS技术,以AD9851芯片为核心, LCD12864液晶为显示模块,采用矩阵键盘输入的函数信号发生器。该信号发生器能够产生正弦波和方波,实现正弦波输出频率范围100 Hz~10 MHz,方波输出频率为100 Hz~1 MHz,频率分辨率为0.04 Hz,在频率范围内实现步进调节和任意调节两种控制方式并可显示产生的波形的频率和步进单位等信息。该信号发生器具有频率稳定,变频快速,幅值稳定,波形失真度低,电路结构简单,体积小,功耗低,价格低廉等特点。
2021-01-29 20:09:10 2.4MB AD9851; DDS; 信号发生器; 频率范围
1
基于Quartus II 的dds信号发生器.rar.rar
2021-01-28 04:12:34 10.04MB Quartus
1
【摘要】介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。 【关键词】 直接数字频率合成(DDS); 现场可编程逻辑器件(FPGA);硬件描述语言(VHDL); 【前言】随着数字技术在仪表和通信系统中的广泛应用,一种从参考频率源生成多种频率的数字控制方法应运而生,这种技术被称为直接数字合成(DDS)。DDS技术是一种从相位概念出发直接合成所需波形的一种新的全数字频率合成技术。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能、多功能DDS芯片,为电路设计者提供了多种选择。然而在某些场合,专用DDS芯片在控制方式、置频速率等方面与系统的实际要求存在很大差距,这时可以采用高性能FPGA来设计符合具体需要的DDS电路。
2020-04-22 03:06:30 121KB 基于FPGA的DDS信号发生器
1
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题。
2020-01-03 11:19:21 16.23MB FPGA DDS 信号发生器 Quartus工程文件
1
这个一个基于DDS技术的FPGA函数信号发神器设计程序。 里面包含了 正弦波、三角波、方波、2ASK、2PSK信号的产生。 频率输出精度优于10-5。 程序设计清晰简单,适合初学者使用借鉴。 开发平台是Quartus9.0
2019-12-21 22:23:39 1.07MB DDS 信号发生器 正弦波 三角波、方波
1
基于STM32示波器 DDS信号发生器
2019-12-21 21:45:27 5.35MB STM32 C++ DDS
1
【FPGA】DDS信号发生器,频率可调(通过clk分频来调节),相位可调(通过更改mif文件或者改变寻址起始位置)
2019-12-21 21:24:26 5.7MB verilog
1