绍了一种全差分的套筒式折叠共源共栅运算放大器的设计结构,并采用HSPICE软件对电路设计进行了仿真。仿真结果表明,此运放的开环直流增益为80dB,相位裕度为80°,单位增益带宽为74MHz,具有较高的增益,而且功耗小于2mW。
1
基于openMP并行化的c语言实现的利用递归折叠的方法实现头尾相加递归调用实现高效的并行数组累加计算
2022-05-12 14:29:20 3KB 体系结构
1
实例是一个包含有一个clistctrl列表控件的窗口,窗口靠显示器右下角,单击按钮窗口缩小,隐藏列表控件部分,再单击按钮恢复之前的大小,显示列表部分,很适合开发打开和折叠部分窗口的功能
2022-05-11 14:51:58 1KB MFC 折叠 展开 窗口
1
折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。
2022-05-10 15:01:04 72KB 运算放大器 ADC DAC OTA
1
跨导运算放大器是模拟电路中的重要模块,其性能往往会决定整个系统的效果。这里设计了一种适用于高阶单环Sigma-Delta调制器的全差分折叠式共源共栅跨导运算放大器。该跨导运算放大器采用经典的折叠式共源共栅结构,带有一个开关电容共模反馈电路。运算放大器使用SIMC 0.18 μm CMOS混合信号工艺设计,使用Spectre对电路进行整体仿真,仿真结果表明,负载电容为5 pF时,该电路直流增益可达72 dB、单位增益带宽91.25 MHz、相位裕度83.35°、压摆率35.1 V/μs、功耗仅为1.41 mW。本设计采用1.8 V低电源电压供电,通过对电路参数的优化设计,使得电路在低电压条件下仍取得良好的性能,能满足Sigma Delta调制器高精度的要求。
1
带有折叠展开动画的ExpandableListView,上传仅为存储,留待以后自己使用,备忘!
2022-05-09 17:57:50 119KB 安卓 动画 Expandable ListView
1
折叠菜单效果 js 折叠菜单 js折叠菜单 没有多余代码,纯粹的菜单折叠效果!
1
人工智能-机器学习-蛋白质小分子结合位点相似性计算及蛋白质折叠模拟研究.pdf
2022-05-04 16:06:08 2.97MB 人工智能 机器学习 文档资料
人工智能-机器学习-蛋白质折叠的分子表面计算及处理.pdf
2022-05-04 16:06:08 2.44MB 人工智能 机器学习 文档资料
人工智能-机器学习-蛋白质折叠的荧光测定和计算机模拟.pdf
2022-05-04 16:06:07 3.7MB 人工智能 机器学习 文档资料