用MULTISIM软件实现电子秒表设计,设计电路包括基本RS触发电路,多谐振荡电路,单稳态电路和计数译码显示电路,可以实现启动计时,停止计时和计数清零的作用。该电路主要用于数字电子计数教学的综合设计实验。
1
VHDL Quartus 计数器 秒表 完整程序及仿真文件
2019-12-21 22:20:24 137KB VHDL Quartus 计数器
1
1)秒表由5位七段LED显示器显示,其中一位显示“minute”,四位显示“second”,其中显示分辩率为0.01 s,计时范围是0—9分59秒99毫秒; 2)具有清零、启动计时、暂停计时及继续计时等控制功能; 3)控制开关为两个:启动(继续)/暂停计时开关和复位开关; 4)具有简单的记忆分析功能,即:能够记忆最近3次记录的时间,并用LED显示其中最大的时间值和最小的时间值。
2019-12-21 22:01:44 1.04MB 广东工业大学 课程设计 电子秒表
1
基于LabVIEW的秒表设计 , 实现功能:开始 停止 复位 。
2019-12-21 21:59:45 286KB LabVIEW秒表
1
设计主要是对51单片机的一个方面的扩展,是能实现一般定时功能的设计。系统采用单片机AT89C51作为本设计的核心元件,在其基础上外围扩展芯片和外围电路,附加时钟电路,复位电路,键盘接口及LED显示器,键盘采用独立连接式。
2019-12-21 21:22:17 586KB 秒表设计
1
原理图用protues画的,程序用汇编写的,三个数码管显示数字,三个开关实现数码管的开始,停止,清零
2019-12-21 21:20:11 267KB 单片机 秒表 汇编 课程总结
1
基于at89c51的秒表计数器电子时钟设计的源程序和仿真
2019-12-21 20:43:36 63KB 秒表,计数器
1
VHDL语言。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。
2019-12-21 20:34:22 538KB FPGA 秒表
1
基于Verilog语言的电子秒表设计,使用的FPGA板为Cyclone IV E:EP4CE6E22C8
2019-12-21 20:32:53 3.21MB Verilog 电子秒表
1
利用Multisim仿真软件研究并设计一个纯硬件构成的六位数字秒表。该秒表主要包括自行设计的时钟发生电路,以74LS160为基础的计数器,以及LED译码驱动电路,外围控制电路等,并简要说明了硬件结构。仿真结果表明,该设计思路合理,可行,运行可靠,易于实现。
2019-12-21 20:27:35 523KB Multisim;数字秒表;74LS160
1