数电课设,用VHDL做的数字时钟,开发板芯片型号为Altera 的 EP4CE6F17C8,时钟具有整点报时,数码管显示,设定时间,转换计时机制,复位的功能,有详细注释,编译器版本为Quartus II 18.0
2019-12-21 21:57:45 3.54MB VHDL
1
使用qurtusII 9.1设计并下载到SmartSOPC实验系统中。 本实验利用QuartusII软件,结合所学的数字电路的知识,采用自顶向下的分析方法。首先分析了多功能数字钟的设计要求、所需实现的功能,然后分析了实现每个功能所需要的基础模块,最后进一步分析了各种基础模块。在具体设计时,采用的是自底向上的设计方法。首先设计各种基础模块,然后设计各种功能模块,最后进行综合设计。本次设计除了实现基本的时钟电路外,还实现了整点报时、闹钟、日期、星期、秒表等多种功能: 1. 设计一个具有校时、校分,清零,保持和整点报时等功能的数字钟。基于QuartusⅡ软件或其他EDA软件完成电路设计。 2. 对该电路系统采用层次化的方法进行设计,要求设计层次清晰、合理。 3. 完成顶层电路原理图的设计,编写相应功能模块的HDL设计程序。 4. 对该电路系统进行功能仿真。 5. 根据EDA实验开发系统上的FPGA芯片进行适配,生成配置文件或JEDEC文件。 6. 将配置文件或JEDEC文件下载到EDA实验开发系统。 7. 在EDA实验开发系统上调试、验证电路功能。
1
课题研究目的: 主要内容: 利用单片机,时钟芯片,显示器,蜂鸣器,按键设计一款数字时钟,通过单片机烧入的程序实现以下功能: 1、能够显示年、月、日、星期、时、分、秒,并能够随时校准时间; 2、能够整点报时; 3、具有闹钟功能; 4、能够在闹钟和时钟之间进行切换; 在实现数字时钟功能的基础上,了解所选芯片功能、工作原理,对实物调试,会绘制系统框图。 从而培养综合运用所学的基础知识、基本技能进行分析和解决实际问题的能力、 利用单片机进行应用系统开发的能力,掌握单片机各个引脚接口设计。
2019-12-21 21:13:47 4.65MB 单片机 时钟 DS1302
1
嵌入式系统多功能数字时钟的设计(毕业设计)
2019-12-21 21:10:21 558KB 嵌入式 数字时钟设计 毕业设计
1
用VHDL语言设计数字时钟,完整代码,加说明,详细介绍了时钟设计,通俗易懂
2019-12-21 21:06:52 6KB VHDL
1
EDA课程的期末考察任务,以前写的,但是只剩下这个文档了,要求如下: 结合实验室EDA实验箱,完成设计数字时钟。 1) 要求其显示时间范围是00:00 :00~23:59:59。 2) 时钟具有清零功能。 3) 时钟具有暂停计时。 4) 时钟具有调节时间功能。 5) 闹钟功能等。
2019-12-21 20:55:22 165KB eda 数字时钟 代码 原理图
1
基于verilog的数字时钟设计
2019-12-21 20:38:29 8MB verilog hdl
1
个人课程作业,基于Verilog HDL的数字时钟设计,包括源代码和设计报告,供交流学习使用。如有使用,请注明出处。
2019-12-21 20:30:49 212KB HDL 代码 报告
1
(1) 设计指标 1. 时钟以十二小时为一个周期 2. 显示时、分、秒; 3. 具有校时功能,可以对时和分单独校时; 4. 为了设计的稳定性和准确,由石英晶体振荡电路提供时间基准信号
2019-12-21 20:00:41 87KB 数字时钟
1
多功能数字时钟设计报告 用555定时器 160计时器 仿真图这是我的课程设计报告。可作为参考 含有Multisim仿真图。不过是复制到Word文档里去拉
1