压缩包里面包含三个代码,4位串行加法器、4位并行加法器和一位全加。打开Modelsim后可直接编译运行。
2021-12-17 01:47:34 1KB Verilog
1
实验一 7段数码显示译码器设计………………………………P3 实验二 8位硬件加法器设计……………………………………P7 实验三 7人投票表决器Verilog HDL设计……………………P11 实验四 巴克码信号发生器……………………………………P16 实验五 多功能数字钟设计……………………………………P22 实验六 状态机实现的ADC0809采样控制电路………………P29 实验总结与感悟 …………………………………………………P36 实验一 7段数码显示译码器设计 一、实验目的 (1)学习使用Verilog HDL语言设计简单组合逻辑电路。 (2)学习使用case语句来描述真值表。 二、实验设备与器材 GW-PK2 EDA实验箱一台。 三、实验内容及实验步骤 1.实验原理及内容 7 段数码是纯组合电路,通常的小规模专用 IC,如 74 或 4000 系列的器件只能作十进制 BCD码译码,然而数字系统中的数据处理和运算都是 2 进制的,所以输出表达都是 16 进制的,为了满足 16 进制数的译码显示,最方便的方法就是利用译码程序在 FPGA/CPLD中来实现。 2.实验步骤 (1)用Verilog HDL设计一个共阴数码管的译码电路,用case语句描述7段译码器的真值表。 (2)编译、综合、适配、下载,验证结果。 (3)进行功能仿真。 (4)设计提示:建议选实验电路模式6,用数码8显示译码输出(PIO46~PIO40),键8、键7、键6、键5四位控制输入,硬件验证译码器的工作性能。注意,在仿真中,4位输入都必须用总线方式给数据。 ………………………………………………………………………………………… 好用不贵,祝您用餐愉快~
2021-12-15 22:08:31 3.4MB 合工大 FPGA 译码器 加法器
1
近似1D-DCT体系结构 介绍: 这是1-D 8点DCT架构的Verilog实现。 它实现了一个近似设计,整个计算仅使用12个加法器,而没有乘法器。 流水线由8个加法器块组成,它们计算流水线中连续操作数的不同位位置。 由于产生纹波进位而引起的延迟被用于执行其他独立任务,以提高性能。 要求: Xilinx Vivado设计套件(Vivado 2019.1)用于HDL合成和分析。 安装指南在。 在Vivado Simulator上可以看到仿真波形,用户需要将输入文本文件提供给测试台。 定制输入: Testbench输入生成: 输入序列作为文本文件提供。 运行python脚本gen_in.py生成输入的.txt文件。 该模块将一个csv文件作为输入,其元素是元素的8位2的补码二进制表示形式(每行8个)。 在examples文件夹中签出给定的输入文件,以获取更多说明。 注意:此特定模式指导将
2021-12-15 15:45:55 445KB Verilog
1
由于在网上和书上看到的流水线结构全是基于阻塞赋值的,结果输出是正确的(大部分时间),但是存在亚稳态的情况,
2021-12-12 11:39:31 65KB verilog 16位加法器 文章 硬件设计
1
基于vhdl的直接数字频率合成器的设计,已经经过调试,可直接使用,频率控制字32位
2021-12-08 14:15:08 5.33MB 加法器 寄存器 正弦rom
1
功能就是两个有符号数相加,例如16bit(2进制补码表示) + 16bit,输出仍为16bit。如果发生溢出,就将结果置为最大(32767)或最小(-32768)。 Testbench也附在其中。设计采用参数化,便于复用。 希望能对用到此电路的人有所帮助。(2010-9-29修改)
2021-12-04 10:55:51 728B 饱和加法器 Verilog 代码
1
2. QuartusII的使用 在本次实验中,学会QuartusII软件的使用,然后利用此系统完成: 〈1〉 一位全加器设计 〈2〉 并行八位寄存器设计 组成原理实验八位二进制加法器
2021-11-29 22:29:32 813B 组成原理 八位二进制加法器
1
带进位的8位全加器的 vhd程序 这是源代码 验证无误
2021-11-26 19:32:00 423B 进位 8位 加法器 add_8
1
加法器实验报告: 1、学会使用FPGA新片编程模拟程序运行。 2、掌握QuartusⅡ软件环境下简单Verilog文本等输入设计方法。 3、熟悉Verilog设计实体的基本结构、语言要素、设计流程等。
2021-11-25 19:05:57 272KB CPU 加法器 实验报告
1
采用verilog编写,包含测试代码,可以选择实现8位、16位、32位、64位的加法。
2021-11-24 13:28:13 810B 64位 并行加法器 Verilog
1