快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因此FPGA在作指定运算时,速度会远远高于通用的DSP芯片。FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2021-12-21 14:35:35 7.98MB fpga 傅里叶变换(
1
本项目立足于近几年出现的一些数据处理和控制集成芯片,将一些语音信号处理的专用算法应用到评分系统中来,以改进现行系统,增强评分的准确性。
2021-12-21 10:17:22 174KB matlab FPGA 语音信号处理 时域比较
1
基于FPGA的HDB3编译码器硬件实现、电子技术,开发板制作交流
1
基于FPGA-Verilog HDL的TCD1206SUP图像传感器驱动电路设计 文章: https://blog.csdn.net/weixin_53403301/article/details/122004338
2021-12-20 13:02:26 549KB FPGA 图像传感器 CCD Verilog
1
为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数据对脉冲压缩结果进行了分析。结果表明,该系统可实现1 024点的脉冲压缩功能,主副瓣比、主瓣宽度等指标与理论仿真结果一致。该方法的参数设置灵活,可以简化软件设计,缩短研发周期。
2021-12-20 09:55:17 325KB FPGA;IP核;脉冲压缩;Matlab
1
基于FPGA-Verilog HDL的TCD1206SUP图像传感器驱动电路设计 文章: https://blog.csdn.net/weixin_53403301/article/details/122004338
2021-12-18 19:03:16 549KB FPGA 图像传感器 VerilogHDL VHDL
基于FPGA的ov5640图像采集
2021-12-17 17:08:16 102.77MB 电脑硬件
1
过采样技术是数字信号处理者用来提高模数转换器(ADC)性能经常使用的方法之一,它通过减小量化噪声,提高ADC的信噪比,从而提高ADC的有效分辨率。
2021-12-17 15:14:23 365KB 过采样
1
目 录 1系统设计 3 1.1 控制模块方案的比较 3 1.2 A/D转换方案的比较 4 1.3 显示方案的比较 4 1.4 总体方案设计 5 1.5 系统的基本原理 5 2 单元电路设计 6 2.1 A/D转换部分 6 2.1.1 ADC0809工作原理 6 2.1.2 ADC0809工作时序 7 2.1.3 档位控制电路 8 2.2 FPGA功能模块的设计 8 2.2.1 码制变换模块 8 2.2.2 显示控制及驱动模块 9 3 软件设计 9 3.1 开发软件及编程语言简介 9 3.2 程序流程图 9 4 系统测试 10 4.1 测试仪器清单 10 4.2 测试及误差计算 10 参考文献 11 附录1 程序清单 11
2021-12-17 11:15:27 135KB 电压表
1