使用stm32f407开发的照相机,功能包括照相,相册、rtc闹钟,并且做好了切换界面,可以通过滑动触摸屏进行控制,也可以通过蓝牙进行控制时间设置,学习开发板为正点原子开发板,欢迎大家下载
2021-06-21 20:10:19 65.58MB stm32407 ov7670 dcmi 无fifo无晶振
1
OPT算法、FIFO算法、LRU算法、LFU算法的具体实现
2021-06-21 18:36:27 3KB OPT FIFO LRU LFU
1
操作系统 课程设计 Java实现 FIFO LRU OPT ,proirity,页面置换等
2021-06-20 21:40:39 62KB 操作系统 Java实现 FIFO LRU
1
Verilog HDL 入门实例(含 ADC、FIFO、ADDER、MULTIPLIER等) (many very useful Verilog examples : ADC, FIFO, ADDER, MULTIPLIER etc.)
2021-06-20 18:16:10 187KB Verilog HDL 入门 实例
1
ov7670无fifo的stm32f103代码 .
2021-06-19 18:35:45 4.88MB stm32 arm ov7670 fifo
1
基于MFC实现的五子棋游戏,采用VisualStudio2010编译器,C++代码编写实现,可实现人机对战,人人对战,悔棋功能
2021-06-19 13:57:48 29.79MB VisualC++ 基于MFC实现 五子棋游戏
1
配合‘’FPGA_FIFO深度与宽度的配置及验证‘’文章的quartusⅡ程序,其中芯片引脚需要修改哦,只是用于验证,没有其它实用价值
2021-06-18 14:17:40 7.4MB fpga fifo 串口通信
1
FIFO (先进先出队列)是一种在电子系统得到广泛应用的器件,通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。FIFO的实现通常是利用双口RAM和读写地址产生模块来实现的。FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、与写时钟同步的写有效(wren)和写数据(wr_data)、与读时钟同步的读有效(rden)和读数据(rd_data)。为了实现正确的读写和避免FIFO的上溢或下溢,通常还应该给出与读时钟和写时钟同步的FIFO的空标志(empty)和满标志(full)以禁止读写操作。
2021-06-18 13:35:08 56KB VHDL 格雷码
1
基于双端ram的简单异步fifo设计,输出显示在数码管,empty,full,almost_empty,almost_full输出
2021-06-17 17:14:26 1.35MB fifo vhdl
1
1、任意给出一组页面访问顺序(如页面走向是1、2、5、7、5、7、1、4、3、5、6、4、3、2、1、5、2)。 2、分配给该作业一定的物理块(如3块、4块等)。 3、利用OPT,FIFO,LRU页面置换算法模拟页面置换过程并计算其缺页率。 4、每访问一个页面均需给出内存中的内容(内存中的页面号),若有淘汰还需给出淘汰的页面号。 5、通过给出特殊的页面访问顺序,分配不同的物理块,利用FIFO算法计算其缺页率,进一步理解Belady现象。 6、(附加)实现CLOCK置换算法,修改位可在确定页面号时直接任意给出。
2021-06-17 13:43:18 4KB 页面置换算法
1