基于FPGA的fir滤波器设计,quartusii开发,包含说明文档和verilog代码。 采样频率为100K,基波为1000Hz,谐波为21KHz,截止频率为20K,滤波器的阶数为8
2022-07-01 13:38:12 7MB fir滤波器 FPGA quartusii verilog
代码实现了FIR时域和频域的实现方法,C语言实现。
2022-07-01 09:45:46 3.84MB FIR数字滤 FIRC实现 FIR源码 FIR时域
1
射频通信电路:第8章 射频滤波器.ppt
2022-06-30 18:08:15 804KB 射频通信电路
数字信号处理实验:实验4-滤波器设计.doc
2022-06-30 18:08:04 1.51MB 数字信号处理实验
针对离线算法的不足,提出了一种在线虚拟参考反馈整定(VRFT)数据驱动算法。首先利用滤波器改变了离线算法的时序,得到用于实时运算的有效数据;然后提出了基于带遗忘因子递推最小二乘法的VRFT控制器参数辨识方法,不依赖于对象模型,完全利用实时数据实现了在线控制器参数整定。仿真结果表明, 在对象特性变化较大的情况下,在线VRFT方法优于传统的离线VRFT方法,具有很好的自适应性。
1
用quartus2实现的数字滤波器,调试成功,可下载到FPGA上运行
2022-06-30 10:42:03 875KB 数字滤波器
1
结合IIR数字滤波器的基本结构,针对分布式算法中查找表规模过大的缺点,采用级联或并联结构,利用多块查找表使得硬件规模极大地减小,提出了并行和串行相结合的设计方案,并且实现了级联方式的10阶IIR低通滤波器。通过试验验证了该方法的有效性和实时性。
1
对比不同卡尔曼滤波器的性能包括EKF,UKF,GSF-EKF,IMM-EKF,IMM-UKF以及粒子群滤波
2022-06-29 14:20:02 1.19MB 文档资料 卡尔曼滤波器
直流输电与FACTS技术:第二章 直流输电系统中的谐波和滤波器.pdf
2022-06-28 15:00:33 828KB 互联网
本方案利用FPGA实现了巴特沃兹IIR数字带通滤波器,并给出较为详细的方案设计过程。实验结果证明了所设计的滤波器完全满足预定设计要求,从而也证实了本方案的有效性、可行性。
2022-06-28 14:55:48 155KB A/D转换器 数字滤波器 FPGA 文章
1