基于USB-FIFO的FPGA与上位机通信的设计与实现.pdf
2021-07-13 15:12:58 511KB FPGA 硬件技术 硬件开发 参考文献
VisualC++开发经验技巧宝典【含示例源码】
2021-07-10 15:40:04 11.93MB VisualC++开发经验技巧宝典 示例源码
1
usb桥接fifo芯片
2021-07-10 15:04:03 953KB usb桥接fifo芯片
1
Java图形化界面实现以下要求,我上传给大家一同分享。 通过随机数产生一个指令序列,共 320 条指令,指令的地址按下述原则生成: (1):在[0,319]的指令地址之间随机选取一起点 m。 (2):顺序执行一条指令,即执行地址为 m+1 的指令 。 (3):在前地址[0,m+1]中随机选取一条指令并执行,该指令的地址为 m' 。 (4):顺序执行一条指令,其地址为 m'+1。 (5):在后地址[m'+2,319]中随机选取一条指令并执行。 (6):重复步骤 (1)—(6),直到生成 320 条指令。 2、将指令序列转换为页地址流,比如:页面大小为 1K,用户内存容量 4 页到 32 页,用户虚存容量为 32K;在用户虚存中,按每 K存放 10 条指令排列虚存地址。即 320 条指令在虚存中的存放方式为: 第 0 条-第 9 条指令为第 0 页(对应虚存地址为[0,9])。 第 10 条-第 19 条指令为第 1 页(对应虚存地址为[10,19]) 。 ……………………………… 第 310 条-第 319 条指令为第 31页(对应虚存地址为[310,319])。 按以上方式,用户指令可组成 32页。 3、页面大小的取值范围分别为 1K,2K,4K,8K,16K;按照页面大小将指令地址转化为页号;对于相邻相同的页号,合并为一个。 4、分配给程序的内存块数取值范围为 1 块、2块,一直到程序的页面数。 5、分别采用 FIFO 和 LRU 算法对页号序列进行调度,并计算出对应的缺页中断率。
1
(1)通过随机数产生一个指令序列,共320条指令。指令的地址按下述原则生成;(2)将指令序列变换为页地址流(3)计算先进先出(FIFO)算法或最近最少使用(LRU)算法在不同内存容量下的命中率。 其中,命中率=1-页面失效次数/页地址流长度 C编译的源代码
1
DDR3_FIFO设计和调试.rar
2021-07-09 22:10:25 1.3MB DDR3
1
Visual C++ Build Tools 2015 离线包,可离线安装,解决无法下载安装内容的问题。因为无法上传大于1GB的文件,故分为两部分,此为PART 2。
2021-07-09 22:02:16 900MB VisualC++
1
Visual C++ Build Tools 2015 离线包,可离线安装,解决无法下载安装内容的问题。因为无法上传大于1GB的文件,故分为两部分,此为PART 1。
2021-07-09 18:02:17 843.01MB VisualC++
1
VisualC++和matlab图像处理与识别实用案例精选(PDG版+源代码)
1
AD7606产生的8路数据依次进入两个FIFO中,一个FIFO的数据用于进入RAM然后按照扇区写入SD卡,另一个FIFO的数据通过串口发送到上位机,用于数据显示
2021-07-08 13:31:26 8.86MB fpga verilog sdhc uart
1