sram控制器的设计与验证 sram IC 设计 验证
2022-03-16 09:27:28 1.71MB IC 验证 设计 verilog
1
The ISSI IS62WV25616ALL/IS62WV25616BLL are highspeed, low power, 4M bit SRAMs organized as 256K words by 16 bits. It is fabricated using ISSI's high-performance CMOStechnology.Thishighlyreliableprocesscoupledwith innovative circuit design techniques, yields high-performance and low power consumption devices.
2022-03-15 18:48:55 406KB SRAM
1
将STM32F4的代码运行在外部SRAM中。(使用的是原子STM32F4 探索者开发板)
2022-03-10 10:18:02 479KB STM32开
1
SRAM的工作原理——6个MOS来讲述原理
2022-01-22 23:25:03 1.46MB SRAM的工作原理
1
行业资料-电子功用-SRAM的读出电路.pdf
2022-01-22 20:30:35 590KB
1
在嵌入式系统中选用常用SRAM型号,在FPGA中选用常用SRAM型号
2022-01-20 21:49:34 526KB 常用 SRAM 型号
1
夏米尔240SL慢走丝数据混乱或重装后需要重装SRAM的步骤
2022-01-18 11:04:39 368B 夏米尔 240SL 慢走丝 重装SRAM
1
使用OpenRAM和SKY130 PDK设计1024x32 SRAM(32Kbits) 该存储库旨在使用Google SkyWater SKY130 PDK和OpenRAM存储器编译器设计具有1.8 V工作电压且访问时间小于2.5ns的1024x32 SRAM单元阵列(32Kbits或4KB)。 目录 SRAM单元设计简介 如今,静态随机存取存储器(SRAM)已成为任何专用集成电路(ASIC),片上系统(SoC)或其他微体系结构的标准元素。 对于各种各样的应用,可以使用诸如字长,位线,工作电压,访问时间,最重要的是技术节点等参数来配置SRAMSRAM单元的访问时间是SRAM读或写操作所需的时间。 为每个参数更改手动配置SRAM似乎是效率低下且乏味的任务。 由于这个原因,内存编译器由于易于配置和优化内存而被大量使用。 OpenRAM是一种开源存储器编译器,用于表征和生成SRAM设计。
2022-01-12 23:37:16 4.51MB openram sky130 sram-memories Python
1
DSP28335的内存扩展板电路图。外扩了256的SRAM。文件包括原理图,PCB,和库文件。亲测可用,板子已经做出来了。之前以为不能用,后来发现是没有焊接好。
2022-01-11 08:56:45 9.63MB DSP;SRAM
1