包含全部vivado工程文件和verilog代码 1.逻辑使用200MHz时钟做参考,做一个DDS数字频率合成器产生1MHz、10MHz和50MHz的正弦波,然后相加得到一个三音正弦波形。\\ 2.然后用MATLAB设计一个带通FIR滤波器,16bit量化,导出抽头文件,在FPGA上实现,对前面的三音信号进行带通滤波,滤掉1MHz和50MHz频率,得到一个10MHz的正弦波。\\ 3.编写TestBench对工程进行仿真,并在米联客7035开发板上综合运行,使用内置逻辑分析仪观察信号波形。
2022-11-20 18:19:24 154.76MB fpga vivado dds fir
1
DDS显示缩略图
2022-11-16 18:45:37 1.43MB DDS
1
轻巧好用!可用于Win 7 ,XP,Vista
2022-11-16 18:45:35 1.73MB dds
1
设计了基于直接数字频率合成(DDS)的频谱分析仪。它依据外差原理,实现频率范围为1~30 MHz的信号频谱分析。通过采用DDS专用器件AD9851产生稳定的扫频信号。被测信号是经AD835与本振信号混频,再放大、滤波、检波的信号。将被测信号与扫频信号分别输入示波器的X,Y端,即可获得频谱图。此外,该仪器还具有识别调幅、调频和等幅波信号及测定其中心频率的功能。
1
Fast RTPS - User Manual
2022-11-11 21:30:22 776KB DDS
1
为了提高数字调制信号发生器的频率准确度和稳定度,并使其相关技术参数灵活可调,提出了基于FPGA和DDS技术的数字调制信号发生器设计方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ 3个工具软件,进行基本DDS建模,然后在DDS模块的基础上,通过单片机等电路组成的控制单元的逻辑控制作用,根据通信系统中数字调制方式的基本原理,设计并实现了数字调制信号发生器,从而实现二进制频移键控(2FSK)、二进制相移键控(2PSK)和二进制幅移键控(2ASK)3种基本的二进制数字调制。所得仿真结果表明设计方法的正确性和实用性。
1
设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。
2022-11-10 10:45:50 901KB FPGA 波形信号发生器 DDS
1
我们小组共了一个月做的DDS,程序核心用的是Verilog HDL,有仿真波形,输出正弦波,方波,及三角波,步进可调.频率范围1HZ--10MHZ
1
基于Adaptive AUTOSAR规范中定义的所有应用在板内或板间通信所需要的基本需求进行规划: 1.提供端到端的通信管理保护; 2.提供开发语言绑定 3.提供网络和通信底层绑定; 4.提供整套通信中间件软件 针对智能驾驶和域控开发领域的开发人员急需学习的相关技术
2022-11-03 20:53:27 8.17MB 通信中间件 SOMEIP DDS RPC
1
本文档用于介绍DDS的QoS的经典QoS策略,可以用于环境苛刻系统,或者嵌入式实时异构系统的服务质量配置,适用不同场景需求。
2022-11-03 20:49:05 1.33MB 中间件 DDS qos
1