一个AHB_SRAM的从机控制器,自己看视频学了一部分,是基于低功耗设计思想的,但是也满足AHB的时序要求,只做过功能仿真,附件含有代码、图片、tb代码、RTL 视图,和说明等,欢迎下载
2021-09-03 13:58:32 969KB AHB从机 SRAM 低功耗设计 AHB_SRAM
1
包括ahb apb axi各个桥之间的转换接口,Verilog语言实现
2021-08-30 18:03:27 9KB SOC axi apb ahb
1
DMA的verilog硬件实现,此版本为东南大学2005年版本。目测可用。 网上有很多该版本,但是不全,此次为收集齐全的版本方便大家学习研究。(没有找到文档说明,代码注释较详细)
2021-08-26 09:08:14 28KB DMA_AHB verilog 硬件实现
#基于AHB总线SRAM控制器 的设计及优化
2021-08-25 15:40:22 3.31MB ahb-sram
1
AHB到APB总线转换的桥verilog代码 AHB主要用于高性能模块(如CPU、DMA和DSP等)之间的连接,作为SoC的片上系统总线,它包括以下一些特性:单个时钟边沿操作;非三态的实现方式;支持突发传输;支持分段传输;支持多个主控制器;可配置32位~128位总线宽度;支持字节、半字节和字的传输。
2021-08-24 20:05:51 35KB AHB verilog
1
AHB-APB_Bridge_UVM_Env AHB-APB UVM验证环境
2021-08-17 20:58:48 26KB SystemVerilog
1
ahb主设备的verilog硬件描述语言
2021-08-15 19:48:51 3KB ahb master
1
AXI总线到AHB总线的桥接电路,经过ASIC和Xilinx FPGA仿真和测试通过,且通过SoC流片检验,能够完美实现AXI总线到AHB总线的协议转换。
2021-08-12 21:31:36 68KB AXI总线到AHB总线桥接电路
1
详细介绍AHB总线
2021-08-11 19:01:11 2.7MB AHB总线
1
AHB 总线规范是 AMBA 总线规范的一部分。AMBA 总线规范是 ARM 公司提出的总线规范,被大多数 SoC 设计采用,它规定了 AHB(Advanced High-performance Bus)ASB(Advanced System Bus)APB(Advanced Peripheral Bus)。
2021-08-10 11:43:33 456KB AHB 总线规范
1