本压缩包包括一份存储器与CPU连接的作业,作业形式为ppt,word。另外添加了20套与存储器有关的试卷附有答案,作业内容如下:   某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1KB的RAM(用1K*4位的2142芯片)组成,译码器采用74LS138。要求: 画出CPU和存储器的连接图(采用全译码方式); 确定地址范围(ROM处于低地址,RAM处于高地址); 利用下列规范的逻辑电路符号表示(见附录) 用Powerpoint做出演示电子版,两页,一页连接图,另一页为地址范围。
2020-01-05 00:24:36 4.04MB 存储器 CPU 74LS138
1
用74ls160实现60进制 用74ls160实现60进制
2019-12-21 22:20:52 12KB 用74ls160实现60进制
1
74ls160设计数字时钟电路(带整点前5秒报时整点报时).rar
2019-12-21 22:07:39 677KB 74ls160时钟
1
试试吧!如果不好请谅解啊!。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。
1
数字逻辑设计 74LS160实现十二进制计数器
2019-12-21 21:10:23 62KB multism 8 实现
1
利用Multisim仿真软件研究并设计一个纯硬件构成的六位数字秒表。该秒表主要包括自行设计的时钟发生电路,以74LS160为基础的计数器,以及LED译码驱动电路,外围控制电路等,并简要说明了硬件结构。仿真结果表明,该设计思路合理,可行,运行可靠,易于实现。
2019-12-21 20:27:35 523KB Multisim;数字秒表;74LS160
1
基于74LS191和74LS160设计的数字电子钟proteus仿真文件,DSN格式,用proteus打开,主要功能就是电子钟计时,24小时制,有暂停/开始开关,有调整按钮可以调秒,调分和调时
2019-12-21 19:21:21 134KB 74ls191 74ls160 555,数字电子钟
1