在学习《现代数字系统设计》过程中利用DSPBuilder做的正弦信号发生器,里面包括详细步骤,mdl文件,希望对大家有所帮助
2021-12-22 19:18:33 1.83MB DSPBuilder   正弦信
1
Verilog HDL利用ROM设计正弦信号发生器工程实现
2021-12-21 12:02:54 4.83MB quartusII VerilogHDL
Verilog HDL利用用FIR滤波器对正弦信号进行滤波工程实现
2021-12-21 12:02:54 9.26MB VerilogHDL
DSP芯片具有的特殊软硬件结构和指令系统,使其能高速处理各种数字信号处理算法。基于此设计的正弦信号发生器具有速度高、精度高的特点。同时该系统依靠简洁的外部硬件电路设计和合理的软件程序设计,能够产生幅度和频率可调的高稳定度正弦波。而且该系统的可扩展性良好,只需要在中断服务程序中改变送往D/A芯片中的采样值,而不改动任何硬件电路,就可以实现三角波、方波乃至更复杂波形的输出。鉴于DSP不断提高的性价比,故在传统产品中采用DSP作为主控制器已成为一种趋势。
2021-12-20 23:51:58 188KB DSP
1
为了实现对三相永磁式同步交流伺服电机频域响应的检测需求,提出了一种基于ARM单片机的变频率PWM正弦信号发生器的设计方案,并完成系统的软硬件设计。该系统的硬件部分采用STM32F103系列ARM单片机,用于PWM方式输出变频率的模拟正弦信号,软件部分采用Keil进行编程。通过软件仿真和示波器对输出信号进行检测,利用该方案的正弦信号发生器对三相永磁式同步交流伺服电机进行频率响应测试,将得到的数据利用matlab绘图,实验结果表明此方案产生的正弦信号发生器满足电机频响需求。
1
基于54XX的DSP汇编程序,产生正弦信号
2021-12-15 11:06:46 118KB DSP 正弦
1
基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计基于dsp的正弦信号发生器设计看看大小就知道有没有货了
2021-12-15 10:47:51 2.37MB dsp 正弦信号 信号源 毕业论文
1
正弦信号的matlab代码8位逐次逼近寄存器 工作流程: 在VHDL中设计一个简单的逐次逼近寄存器。 将代码导入Cadence中并生成符号。 设计一个8位SAR ADC的原理图。 用正弦波作为输入信号模拟电路。 将大约100m时间段的值导出为CSV文件。 将文件导入到matlab中,绘制波形。 获取输入数据的FFT。 应用汉宁窗以减少波纹。 8位ADC原理图 SAR的状态模型 产出 1. ADC的脚踏圈速仿真 2.带窗口的FFT
2021-12-14 20:52:06 364KB 系统开源
1
正弦信号的matlab代码消除 该项目分为几个部分。 uhd收发器:uhd收发器和数字消除器的C ++代码。 请参阅路径以了解更多详细信息。 数字消除:正弦波和QPSK信号的数字消除的Matlab代码以及UHD消除结果的可视化。 请参阅路径以了解更多详细信息。 GRC图:一些通信系统的图和示例。 图片:有关信道h,TX和RX前同步码,导频,数据和频谱的一些结果。
2021-12-11 15:23:21 57.06MB 系统开源
1
基于DSP的正弦信号发生器
2021-12-07 13:33:46 307KB 基于DSP的正弦信号发生器
1