Spire.XLS使用后存在水印表格:Evaluation Warning,无法直接使用,使用附件开发的去除水印,可直接使用。
2021-11-26 16:55:17 8.02MB Spire无水印版
1
s3c2440全套中文手册(无水印版).pdf
2021-11-23 16:25:19 13.7MB s3c2440
1
与F1C100S兼容的《全志F1C600s用户手册(无水印版).pdf》,在正文里已去除原手册里的水印,目录未处理。
2021-11-17 14:56:58 11.26MB F1C600 无水印 全部功能 F1C100S兼容
1
s3c2440全套中文手册(无水印版)基于ARM920T 核心,0.13μm 的CMOS 标准宏单元和存储器单元。低功耗,简单,精致,且全静 态设计特别适合于对成本和功率敏感型的应用。它采用了新的总线架构如先进微控制总线构架(AMBA)。
2021-11-16 11:44:40 14.35MB s3c2440中文
1
8.5 非法状态处理 在状态机设计中,使用枚举类型或直接指定状态编码的程序中,特别是使用了一位 热码编码方式后,总是不可避免地出现大量剩余状态,即未被定义的编码组合,这些状 态在状态机的正常运行中是不需要出现的,通常称为非法状态。在状态机的设计中,如 果没有对这些非法状态进行合理的处理,在外界不确定的干扰下,或是随机上电的初始 启动后,状态机都有可能进入非法状态,其后果或是对外界出现短暂失控,或是完全无 法摆脱非法状态而失去正常的功能,除非使用复位控制信号 reset。因此,状态机的剩余 状态的处理,即状态机系统容错技术的应用是设计者必须慎重考虑的问题。 但另一方面,剩余状态的处理要不同程度地耗用逻辑资源,这就要求设计者在选用 何种状态机结构、何种状态编码方式,何种容错技术及系统的工作速度与资源利用率方 面做权衡比较,以适应自己的设计要求。
2021-11-15 09:53:28 6.86MB 潘  松  EDA
1
官方最新版本,无水印,仅供学习使用。
2021-11-12 19:03:34 898KB go.js
1
O2S.Components.PDFRender4NET 4.5.1版,破解去水印,亲测可用。
2021-11-02 16:46:34 467KB PDF转图片 pdf2image
1
Sparx Enterprise Architect 10 破解无水印版。 存图不再有 Unregistered Trial Version, 可在官网下载安装包,然后用此破解文件。
2021-11-01 17:17:20 46.9MB Enterprise Architect 破解无水印版
1
同济线性代数第五版(无水印版+目录)同济线性代数第五版(无水印版+目录)
2021-09-30 14:28:27 5.96MB 同济线性代数
1