Vivado CRC校验设计,Vivado仿真工程 .
2021-04-01 09:06:42 3.28MB Vivado仿真工程 CRC校验 FPGA VerilogHDL
Vivado VIO IP核定制方法,Vivado仿真工程,VIO IP核定制及参数配置;
2021-03-17 09:14:33 523KB FPGA VerilogHDL VIOIP核 Vivado仿真工程
Verilog HDL编码器与译码器设计,Vivado仿真工程
2021-03-06 09:06:38 107KB FPGA 编码器 译码器 Vivado仿真工程
Verilog HDL四则运算设计,Vivado仿真工程
2021-03-06 09:06:16 96KB FPGA VerilogHDL Vivado仿真工程 加减乘除
利用Verilog HDL编写复位激励,Vivado仿真工程,可直接应用于实际开发中。
MATLAB仿真工程学习资料
2021-01-28 04:29:02 860KB 仿真
1
1、十字路口按:A绿B红---A黄B红—A红B绿—A红B黄-- A绿B红…次序控制; 2、A红B黄和A黄B红时间5秒,绿灯30秒,红灯35秒; 3、各路口右侧以两位LED倒计时显示剩余时间
1
利用Multisim 14.0设计如下电路: 用一片通用 4 运放芯片 LM324 组成电路,实现下述功能。使用低频信号源产生的正弦波信号,加至加法器的输入端,加法器的另一输入端加入由自制三角波产生器输出的Uo1,要求:T1=0.5ms,允许 T1有 ± 5% 的误差。要求加法器的输出电压 Ui2经滤波器滤除Uo1 的频率分量,选出频率fo的信号为 Uo2,要求得到峰峰值不小于 9V 的正弦信号,用示波器观察无明显失真。该信号再经比较器后在1KΩ负载上得到峰峰值为2V的输出电压Uo2。 电源只能选用+12V 和+5V 两种。不得使用额外电源和其它型号运算放大器。
2020-12-14 22:04:16 1016KB 电路仿真 模电 运放
1
功能全部实现;误差很小; 利用51单片机IO口作输出,通过定时器的周期性中断输出一个占空比可调、频率可调的简易方波信号发生器,具体要求如下: 1、完成频率范围为0.1Hz~5KHz的方波发生器,要求如下: (1)占空比5%~95%连续可调; (2)可键盘输入信号发生的频率。 2、可完成脉宽范围为100μs~1s的脉冲信号发生器,要求如下: (1)可键盘输入发生脉冲宽度; (2)每按一次触发键,可发出一个单脉冲。 3、根据已经描述的C语言控制程序,运用Proteus画出硬件连接图,并将运用C语言描述的程序下载到Proteus虚拟单片机中,在Proteus中实现“简易方波信号发生器”的各项功能。
1
51单片机做的音乐播放(仿真+工程),硬件通过
2019-12-21 21:53:35 47KB 51单片机 定时器 proteus keil
1