1.使用七段数码管显示一个时钟 2.编写程序让接在P0口的数码管显示时分秒,秒数每秒加一 3.要求1秒时间间隔使用定时器中断实现 4.七段数码管的位选和段选通过[74HC595]
2021-06-27 09:44:18 71KB 51单片机 Proteus仿真
1
实验二 编码器与七段译码器只抓住.pdf
2021-06-26 12:01:19 861KB 学生
1
这是一份关于七段译码电路的实践应用,基于protel完成了PCB的制作,对电路原理图进行了仿真。。
2021-06-24 20:14:28 749KB protel 七段译码电路
1
今天小编就为大家分享一篇python实现七段数码管和倒计时效果,具有很好的参考价值,希望对大家有所帮助。一起跟随小编过来看看吧
2021-06-22 02:08:36 61KB python 七段 数码管 倒计时
1
Ti 公司的数码管字体文件,主要用于工控程序界面
2021-06-19 21:57:50 25KB 字体 数码管
1
设计软件:Altium Designer 10 七段数码管PCB封装库
2021-06-18 15:54:29 1.92MB PCB封装 电子元器件
1
利用ARM处理器(NXPLPC21XX系列)在proteus中搭建电路仿真,实现七段数码管或者LCD1602显示,有完整的东西:proteus工程。keil源代码。电路截图。简要说明。
1
这是大学期间我上VerilogHDL的七段数码管倒计时效果实验报告,报告中除了包括正确测试后的程序代码,我还加入了非常详细的注释。为了让读者更好理解程序代码和编写代码的思路,我还特意精心绘制了交通灯程序模块间的结构图。
2021-06-11 15:46:19 179KB Verilog HDL 七段数码管 倒计时
1
内容简介《基于FPGA的SOPC嵌入式系统设计与典型实例》全书通过核心技术与典型实例的形式,全面系统、深入浅出地介绍了基于FPGA的嵌入式SOPC系统设计技术与应用实例。全书共分14章,第1~3章简要介绍了FPGA硬件结构知识、VerilogHDL编程基础、FPGA常用开发工具,引导读者入门;第4~7章重点对嵌入式SOPC系统设计技术进行了细致阐述,内容包括:SOPC硬件系统开发、SOPC软件系统开发、Avalon总线规范、NiosII外围设备及其编程;第8~14章通过7个典型实例,对基于FPGA的嵌入式SOPC系统设计过程进行实际演练,具体包括:七段数码管时钟显示实例、串口通信DMA传输实例、LED灯控PWMIP核的设计实例、通用TFT-LCD控制器及PS2鼠标设计实例、对对碰游戏设计实例、GPS信息接收系统设计实例以及基于NiosII的I2C总线传输应用设计。经过这些例子的学习,读者设计的能力将迅速提升,产生质的飞跃。   编辑推荐《基于FPGA的SOPC嵌入式系统设计与典型实例》语言通俗,结构清晰,基础知识和大量工程实例结合,实践性强。不但详细介绍了基于FPGA的嵌入式SOPC系统设计的构架与软硬件编程,同时提供了应用设计思路与方案,对实例的所有程序代码做了详细注释,利于读者理解和巩固知识点。   《基于FPGA的SOPC嵌入式系统设计与典型实例》配有光盘一张,包含了全书所有实例的硬件原理图和程序源代码,方便读者学习和使用。《基于FPGA的SOPC嵌入式系统设计与典型实例》适合计算机、自动化、电子及硬件等相关专业的大学生,以及从事FPGA开发的科研人员使用。
2021-06-01 20:41:22 8.68MB FPGA SOPC 七段数码管 时钟显示
1
在本文中,针对数码管的显示,定制了一个七段数码管动态显示接口元件,可以用来驱动1~8个共阴极(或共阳极)数码管的显示,可以根据需要选择小数点显示的位置,每个数码管可以显示0~F之间的十六进制字符,并通过实验验证了其功能的正确性。
2021-05-26 21:52:59 95KB NiosⅡ 软核 处理器 七段数码管
1