基于FPGA的HDB3编译码器硬件实现、电子技术,开发板制作交流
1
VHDL状态机设计1602液晶显示 适合初学这的设计 实现自动使显示及其自动跳转,适合DE2-70开发板并且引脚已绑定!
2021-12-20 17:10:05 4.46MB VHDL 状态机 1602 液晶显示
1
先对数字密码器进行顶层设计并写出相应的VHDL程序,然后将数字密码器划分为分频模块、消抖同步模块、使能电路模块、密码预置模块、编码模块、比较模块、计数器选择模块、数码管显示译码模块、指示电路模块、数码管扫描模块、误码模块和控制器模块12个部分,将各个模块一一实现。顶层设计中各个模块是作为元件来引用的,因此这里需要将各个模块设计成独立设计实体的具体形式,这样便可以在顶层设计来引用这些模块了。
2021-12-20 11:18:08 258KB VHDL 密码锁
1
HDB3工作原理;HDB3调制(或编码)原理;HDB3解调(或解码)原理;基于Quartus Ⅱ的HDB3仿真实现
2021-12-20 00:02:32 438KB 通信原理 HDB3 FPGA VHDL
1
摘 要:在数字通信系统中,数字调制与解调技术占有非常重要的地位。文中介绍了FSK调制解调的基本原理,用VHDL语言实现了2FSK调制解调器的设计,整个系统设计在MAX+plusII开发平台上进行编译仿真,在EPM7032LC44-15目标芯片上实现。仿真结果表明此设计方案是可行的,系统具有较高的实用性和可靠性。   0 引言   在通信系统中,基带数字信号在远距离传输,特别是在有限带宽的高频信道如无线或光纤信道上传输时,必须对数字信号进行载波调制,这在日常生活和工业控制中被广泛采用。数字信号对载波频率调制称为频移键控即FSK。FSK是用不同频率的载波来传送数字信号,用数字基带信号控制载波信
2021-12-19 22:42:38 531KB 基于VHDL的2FSK调制解调器设计
1
有时钟及修改功能,同时可设置三个独立的闹钟,各个闹钟有一半模式和懒人模式。
2021-12-19 15:24:26 1.46MB FPGA VHDL
1
1、了解数字系统设计方法 2、熟悉VHDL语言及其仿真环境、下载方法 3、熟悉Multisim环境 4、设计实现四位二进制减法计数器(缺0000 0001 0010) 工作计划与进度安排: 第一周 熟悉Multisim环境及QuartusⅡ环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。 第二周 在QuartusⅡ环境中用VHDL语言实现四位二进制减法器(缺0000 0001 0010),在仿真器上显示结果波形,并下载到目标芯片上,在实验箱上观察输出结果。在Multisim环境中仿真实现四位二进制减法计数器(缺0000 0001 0010),并通过虚拟仪器验证其正确性。
2021-12-19 12:57:43 1.51MB vhdl 数电 模电
1
用VHDL语言所编写的动态数码管显示,在配置好管脚后就能下载到FPGA中。
2021-12-19 10:33:15 4KB VHDL
1
VHDL语言实现的HDB3码编码器、译码器
2021-12-18 23:34:00 246KB vhdl
1