米联《ZYNQ SOC修炼秘籍》网手版20170510(已更1183页未完).pdf
2023-03-10 22:04:00 48.02MB ZYNQ
1
芯驿电子科技基于XILINX ZYNQ7000开发平台的开发板(型号:AX7015)2018款正式发布了。
2023-03-03 16:47:42 3.44MB zynq 7015 黑金
1
描述 PMP10601 参考设计提供为 Xilinx:registered: Zynq:registered: 7000 系列 (XC7Z015) FPGA 供电时所需的所有电源轨。此设计使用多个 LMZ3 系列模块、多个 LDO 和一个 DDR 终端稳压器提供为 FPGA 供电时所需的所有电源轨。它还具有一个用于加电和断电排序的 LM3880。此设计采用 12V 输入电压。 特性 提供 Xilinx:registered: Zynq:registered: 7000 系列 (XC7Z015) 所需的所有电源轨 设计已经过优化,支持 12V 输入 板载加电和断电排序 支持 DDR3 存储器件 模块设计,使用方便
2023-03-03 14:34:16 9.66MB 开源 电路方案
1
修改了官方IP核,具体介绍见博客
2023-03-01 19:49:48 28.22MB ZYNQ FPGA AXI4
1
ZYNQ Linux 双网口,MDIO共用,RESET-GPIO不共用
2023-03-01 19:32:15 2.62MB zynq mdio
1
zynq等linux系统下的u-boot和kernel编译环境配置-附件资源
2023-03-01 17:06:38 106B
1
1,Zynq-7000白皮书, 2,ZedBoard板载资料 3,MicroZed板载资料 4,Zynq SoC ZC702 评估套件资料 5,Zynq SoC ZC706 评估套件资料 6,设计实例 7,学习笔记 8,X-fest 最新资料包 9,Xilinx AXI4总线资料 10,Xilinx官网上的关于Zynq平台的软件开发和相关工具使用手册
2023-02-28 10:57:17 100MB Zynq SoC
1
matlab精度检验代码ZYNQ时间数字转换器 Red Pitaya Zynq-7010 SoC中的快速高分辨率时间数字转换器 作者:米歇尔·亚当尼克(Michel Adamic) 表现核心频率:350 MHz 延迟线抽头数:192(可配置) 每个通道的时间分辨率:> 11 ps 精度:<10 ppm DNL:-1至+4.5 LSB INL:+0.5至+8.5 LSB 测量范围:47.9毫秒死区时间:〜14 ns 最高速度:〜70 MS / s 档案 贸易发展局主项目,包含AXI TDC内核的设计。 使用VHDL源文件和3个Vivado配置的Xilinx IP(BRAM,BRAM控制器,AXI GPIO)。 需要包含“ MyPkg.vhd”。 AXI_TDC_IP Vivado创建的临时项目,用于将TDC打包到IP内核中。 TDC系统包含Zynq PS和多个TDC内核的顶层模块设计。 时钟:AXI互连期望100 MHz。 对于TDC内核,MMCME将其提高到350 MHz。 外部端口:每个TDC通道的命中信号。 模块“ testUnit”是用于测试的方波发生器,可以将其删除。 TDC通
2023-02-26 14:56:10 901KB 系统开源
1
Zynq的PL+PS单核裸机烧写启动例程。工程对应的演示视频:https://www.ixigua.com/6878453335222026765/
2023-02-21 18:06:26 8.5MB ZYNQ烧写启动例程
1
对初学者很友好的一份Zynq SoC入门教材。含有配套代码
2023-02-14 13:44:01 30.72MB Zynq
1