针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120 MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。
2023-03-24 08:56:23 420KB FPGA
1
跳频通信具有较强的抗干扰、抗多径衰落、抗截获等能力,已广泛应用于军事、交通、商业等各个领域。频率合成器是跳频系统的心脏,直接影响到跳频信号的稳定性和产生频率的准确度。目前频率合成主要有三种方法:直接模拟合成法、锁相环合成法和直接数字合成法(DDS)。
2023-03-24 08:42:30 313KB DDS 存储器 FPGA 文章
1
利用FPGA+DAC ,设计一个DDS 信号发生器分辨率优于1Hz ROM 表长度8 位、位宽10 位 输出频率 ≥ 100kHz (每周期≥10 个点) 显示信号频率/ 频率控制字 (可切换,十六进制显示, 低频时至少含1 位小数) 输入 频率控制 字设置频率 使用最低的时钟频率、 最少的N 和M 位数
2023-03-20 15:00:30 159KB 电子设计
1
Samtec连接器 完整的信号来源 开关,电源限时折扣最低45折 每天新产品 时刻新体验 ARM Cortex-M3内核微控制器 最新电子元器件资料免费下载 完整的15A开关模式电源 首款面向小型化定向照明应用代替 目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。
2023-03-19 19:07:56 555KB FPGA DDS的信号源
1
采用DDS+FPGA+DAC数字信号激励器硬件电路和数字波形合成软件算法设计实现了宽带信号源所需要的各类信号,覆盖30 MHz~1 GHz频段,功率达到20 W。在完成了具体的设计和实验后实现了样机的制作,通过现场测试验证了其完全满足应用需求。
2023-03-19 19:04:53 308KB FPGA
1
基于FPGA的DDS信号发生器 自己做的一个DDS信号发生器,基本功能实现,下板验证完成,有输出文件,自己只需要改变管脚分配即可使用。工程简介: 1、硬件:Cyclone Ⅳ系列 EP4CE10F17C8 的FPGA芯片;AN9769的数模转化芯片;LCD12864液晶屏显示。 2、软件:基于Quartus Ⅱ,VerilogHDL硬件描述语言。主要有DDS主模块、赋值、按键控制、按键消抖、按键检测、参数选择、波形选择、LCD显示模块、顶层TOP。 3、内容有:01-工程文件、02-硬件连接、03-设计说明、04-参考资料。
2023-03-17 15:47:07 17KB FPGA QuartusⅡ verilog DDS
1
Vivado调用DDS IP核实现扫频信号
2023-03-15 20:57:49 18.14MB FPGA DDS
1
DirectX12(D3D12)基础教程(五)——理解和使用捆绑包,加载并使用DDS Cube Map 示例代码中需要的资源: DDSTextureLoader12.cpp DDSTextureLoader12.h sky_cube.dds sphere.txt 金星.jpg
2023-03-10 13:53:09 216KB sky_cube.dds sphere.txt 金星.jpg
1
本资源采用eclipse基金会的开源DDS库--cyclonedds,使用VS2017编译的动态库,并包含发布和订阅主题的Demo。
2023-02-28 16:17:04 2.05MB dds c++ visual studio
1
 基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。
1