搭建niosii软核系统
2021-06-26 19:02:25 2.2MB niosii quartus FPGA sopc
1
ARM软核,学习FPGA的朋友感兴趣的可以拿走,M0内核,恭喜恭喜恭喜,大家的福音哦怕 大师傅 法大师傅大师傅阿三打发士大夫阿斯蒂芬阿斯顿发士大夫大师傅阿斯顿发发阿斯顿发生东方啊算法
2021-06-24 17:28:43 197KB ARM 软核 FPGA
1
基于Quartus17版本的软核设计流程,简单的Hello_world程序,给初学者交流。
2021-06-23 09:29:47 2.64MB Nios quartus17
1
科大讯飞6麦CAE集成指南_android_V1.2 android6.0 可以
2021-06-11 10:32:35 511KB 科大讯飞cae 科大软核
1
本文 在 介 绍了DDS的工作原理后,设计了DDSI P核,通过在CycloneI IEP2C35 FPGA的芯片中植入嵌入式系统处理器Nios II作为核心控制电路,利用FPGA中的可编程逻辑资源和IP软核来构成该嵌入式系统处理器的接口功能模块,借助于Avalon总线,实现对外围高速DIA转换器、SDRAM, LCD显示器、键盘等硬件的控制。阐述了信号发生器的整体设计框架和各个模块的具体电路设计,并设计了相关软件。
1
软硬件协同进行以太网视频传输的一个比较清晰的架构
2021-06-02 17:27:49 32KB Nios II
1
在本文中,针对数码管的显示,定制了一个七段数码管动态显示接口元件,可以用来驱动1~8个共阴极(或共阳极)数码管的显示,可以根据需要选择小数点显示的位置,每个数码管可以显示0~F之间的十六进制字符,并通过实验验证了其功能的正确性。
2021-05-26 21:52:59 95KB NiosⅡ 软核 处理器 七段数码管
1
基于Nios_软核处理器的七段数码管动态显示设计
2021-05-14 15:41:25 1.41MB 七段数码管 Nios_
1
该文件详细讲述了使用DE2开发板开发基于SOPC的音乐播放器的软核搭建过程,并配有图片说明。使用的工具是Quartus II中的SOPC Builder。
2021-05-08 16:50:19 647KB DE2 音乐播放器 SOPC软核 搭建流程
1
本文档是自己编写的一个使用xilinx ISE创建带有MicroBlaze软核的FPGA工程,非常详细,需要者可自行下载。
2021-05-08 15:44:39 616KB ISE MicroB FPGA
1