单总线CPU设计 第1关 MIPS指令译码器设计 第2关 单总线CPU微程序入口查找逻辑 第3关 单总线CPU微程序条件判别测试逻辑 第4关 单总线CPU微程序控制器设计 第5关 采用微程序的单总线CPU设计 第6关 现代时序硬布线控制器状态机设计 第7关 现代时序硬布线控制器设计 运算器设计 第1关8位可控加减法电路设计 第2关CLA182四位先行进位电路设计 第3关4位快速加法器设计 第4关16位快速加法器设计 第5关原码一位乘法器设计 第6关MIPS运算器设计 存储系统设计 第1关MIPS寄存器文件设计 第2关MIPS RAM设计 第3关全相联cache设计 第4关直接相联cache设计 第5关2路组相联cache设计 单总线CPU设计 第1关MIPS指令译码器设计 第2关定长指令周期---时序发生器FSM设计 第3关定长指令周期---时序发生器输出函数设计 第4关硬布线控制器组合逻辑单元
2022-06-18 17:01:35 153.9MB 计组
北京科技大学计组课设项目集合 内含cpu cpu132_gettrace soc_axi_func soc_sram_func soft 全套资源完整实现
1
计算机组成原理试卷及答案: 2008年计算机组成原理试卷及答案(C卷) 2011计算机组织与结构期末试卷A答案; 2011计算机组织与结构期末试卷A卷;2016计算机组织与结构习题;2016计算机组织与结构习题;第2章练习参考答案;第二章 测试2;第三章测试题;第四章 单元测验;第一章测验;南昌大学考试试卷标准格式a(13年秋用);南昌大学考试试卷标准格式b(13年秋用);南昌大学考试试卷标准格式c(13年秋用)
2022-06-09 16:05:58 15.21MB 计算机组成原理 南昌大学计组试卷
1
本资料包含有实验+试卷+自己复习时整理的试卷答案 实验有拍实验箱照片(实验为4.5绩点),但其实还是有些小瑕疵可能实验太难了老师比较仁慈,主要有以下实验 实验一 基础汇编语言程序设计,仅练习,不需提交报告网页 实验二 脱机运算器实验作业 实验f1 mux21a作业 实验f2 一位全加器作业 实验f3 正弦波发生器作业 实验f4a 8位12指令硬布线CPU设计作业 实验f4b 8位12指令微程序CPU设计作业 此资料有望成为广工计院师弟师妹计组复习与实验的救星