行业分类-电信-使采样的直接序列扩展频谱信号与本地提供的副本相关联的方法.rar
行业分类-电信-基于压缩感知的直接序列扩频信号采集和恢复方法.rar
浙大的硕士论文,分析了各种载波同步算法,PN码捕获和跟踪算法,用FPGA实现了QPSK信号的解调和PN码的解扩以及解扩解调的集成
2021-08-09 20:23:02 4.91MB FPGA 直接序列扩频 同步
1
基于MATLAB的直扩通信系统仿真.zip
2021-08-04 10:01:18 5KB 直接序列扩频
1
m 序列扩频通信matlab仿真 BPSK调制解调
2021-07-02 09:21:54 38KB matlab
1
FPGA 直接序列扩频源码
2021-06-30 16:49:17 3.24MB 直接序
1
系统地介绍了现代抗干扰通信技术(主要是直接序列扩谱和跳频扩谱)和抗干扰通信的检测技术,讨论了每一种基本抗干扰信号类型的干扰技术,包括干扰直接序列扩谱信号、干扰快跳频扩谱信号、干扰慢跳频扩谱信号和干扰直接序列扩谱/跳频扩谱混合信号。该书的读者对象是电子战和通信对抗领域的工程师和科技工作者,也可供通信领域的科技工作者参考。
2021-06-29 19:55:38 16.92MB 抗干扰通信 直接序列扩频 跳频 抗干扰
1
摘要: 本文以Altera 公司的FPGA 为硬件平台, 以MAX- PLUSII 为设计工具, 实现直接序列扩频(DSSS)发射机, 顶层采用图形设计方式, 各模块是基于Verilog HDL 设计的。本设计中待发射信息是以循环读ROM 的方式读取, 信道编码采用(2, 1, 7)卷积码, 扩频模块采用扩频长度255 的kasami 码, 极性变换模块为3bit 量化模式, 内插模块为每两比特间插入7bit , 输出滤波为16 阶的FIR 滤波器。文中给出了本设计实现的系统整体方框图, Verilog HDL 代码实现及其仿真结果。仿真结果表明本设计精确度高, 稳定且输出无毛刺。 关键字: FPGA; Ver ilog HDL; 直接序列扩频; 发射机 中图分类号: TP839 文献标识码: B
2021-06-29 18:04:53 1.8MB 软件无线电 射频发射机
1
分析了直接扩频技术(DSSS)相比于其他扩频技术的优点
2021-06-29 17:54:52 3.23MB DSSS PERFORMANCE ANALYSIS
1
这是我在无线通信学习中做的一个Matlab程序,流程是:先生成一个随机序列作为信号,然后产生了一个长度为15的m序列用作用户1的扩频序列,循环移位作为用户2的扩频序列。经过模拟载波调制后,加入0dB信噪比的高斯白噪声,再加入一个LFM信号作为窄带干扰信号,以观察扩频对干扰的削弱作用。解调后用序列1进行解扩,得到两个用户的信号经过处理之后的频谱,发现用户1信噪比大,而用户2解扩后信噪比很低。整体模拟了直接扩频技术的一套流程。
2021-06-17 18:29:12 5KB matlab 直接序列扩频 窄带干扰
1