关于通信原理的课程设计,是数字锁相环和位同步的课程设计。需要的可以看下。
2021-11-16 17:20:24 115KB 通信原理课程设计
1
使用语言Verilog,用Quartus II实现数字锁相环电路!
2021-11-08 21:19:57 627KB 数字锁相环
1
一种有用的锁相技术,便于大家学习研究啊。。多多交流啊
2021-11-04 12:03:43 379KB 锁相
1
讲述数字锁相环的原理和操作方法,非常全面,不可错过的好东西
2021-11-03 17:48:45 442KB 数字锁相环
1
基于matlab的数字锁相环模拟仿真,主要通过调整相位实现波形同步
2021-11-01 20:41:12 120KB 数字锁相环
1
提出基于坐标变换理论的新型数字锁相环,用以在三相电网电压出现频率偏移时,快速跟踪系统频率的变化,实现锁相功能。建立基于新型数字锁相环的三相电压型PWM整流器模型,分析了所提出的锁相环的电路结构和工作原理。通过仿真验证,新型数字锁相环能够准确快速锁定系统相位,PWM整流器可实现单位功率因数运行。
2021-10-31 17:26:17 506KB PWM
1
基于FPGA的全数字锁相环的设计,给出了使用verilog HDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
2021-10-11 15:38:11 186KB FPGA 锁相环
1
数字锁相扣英文著作。All-Digital.Frequency.Synthesizer.in.Deep-Submicron.CMOS。英文原版
2021-09-27 09:40:04 8.24MB 全数字锁相扣
1
结构体数据格式编写的数字锁相放大器源码,代码注释清除,理解数字锁相放大器。可以独立运行,不依赖硬件。
2021-09-11 16:17:21 30KB 结构体 数字 锁相放大器
1
由于锁相环工作频率高,用SPICE对锁相环进行仿真,数据量大,仿真时间长。而在设计初期,往往并不需要很精确的结果。因此,为了提高锁相环设计效率,有必要为其建立一个高效的仿真模型。在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字锁相环的仿真模型;对全数字锁相环版图进行了SPICE仿真,与该模型的仿真结果相验证。
2021-08-30 15:30:32 288KB 全数字锁相环;Matlab;仿真模型
1