北京工业大学2009年软件工程考试B卷
2022-06-07 16:33:03 59KB 北工大 软件工程
1
2021年的最新资源 Project4 FPGA完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,8 位 7 段数码管、32 位拨动开关。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、8 位 7 段数码管、32 位拨动开关。 b)定时器的设计规范请参看《定时器设计规范.docx》。 c)实验设备中的 8 位 7 段数码管由 2 个 4 位 7段数码管组成。 三、FPGA 内置模块的使用 6.时钟定制电路 a)系统时钟为 100MHz
实验代码中的有调用文件的地方,需要自己修改路径 实验一 Java开发环境使用与面向对象编程 实验二 基于GUI的网络通信程序设计 实验三 货物进销管理系统 实验四 Java Web编程
2022-06-05 19:19:16 2.19MB javaweb java网络通信
1
数据库实验--北工大
2022-06-05 15:03:32 2.53MB 数据库 文档资料 database
北京工业大学2022计算机组成原理大作业logisim加报告,往届学长作业Logisim完成单周期处理器开发 一、设计说明 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。 二、设计要求 3.顶层设计视图包括如Figure1所示的部件,即Controller(控制器)、IFU(取指令单元)、GPR(通用寄存器组,也称为寄存器文件、寄存器堆)、ALU(算术逻辑单元)、DM(数据存储器)、EXT(扩展单元)、多路选择器及splitter。 a)顶层设计视图的顶层有效驱动信号包括且仅包括:clk、reset。 b)提示:图中的其他字符均不是端口信号。
合肥工业大学软件工程Java程序设计课程(路强),作业2资料。 免费资源,欢迎各位同学白嫖! 有问题欢迎私信我一起探讨,共同进步!
2022-06-04 00:51:13 71KB Java
1
工大数据结构实验报告
2022-05-21 17:23:47 2.48MB 实验报告
1
工大计算机系统大作业报告
2022-05-21 09:05:31 4.01MB 计算机
1
工大数据库上机实验
2022-05-20 19:06:43 3.41MB 数据库 文档资料 database
工大课程实验 含图形界面、所使用文法。 Java语言 LL(1)分析器 不可消除左递归 求非终结符、终结符、first集、follow集
2022-05-18 17:21:34 17KB 编译原理 课程实验 Java LL(1)
1