建立了采用四桥臂逆变器为主电路的三相四线制电力有源滤波器的数学模型。该电力有源滤波器基于滑模的控制策略,采用指数趋近律的方法以减少抖动的影响。Matlab仿真结果表明,基于滑模控制策略的三相四线制电力有源滤波器具有很好的谐波抑制性能。
1
适合初学滤波器设计用,有理论和工程实例。希望对微波滤波器设计有帮助
2023-01-18 23:18:17 15.38MB LC 滤波器 设计
1
巴特沃斯低通滤波matlab实现代码 DIP-Filter 1.概况 项目:实现一个通用的高通、低通、带通和带阻滤波器函数。其中又分别实现理想、巴特沃思和指数等滤波形式。用实现的函数对图1(lena_noise.bmp)进行低通处理,图2(lena_blur.bmp)进行高通处理,处理后分别进行伪彩色增强。 实验图象: lena_noise.bmp, lena_blur.bmp 2.设计 2.1主窗口 可在matlab中直接运行mainWin.fig; 提供图像选择方式,并设定截止频率和带宽; 默认截止频率为10,带宽为5; 详细代码可参见mainWin.m; 设置好值点击确认后,调用processing函数,对图像进行处理; 图1. 主界面 2.2理想低通滤波 采用默认模板处理; 2.3 理想高通滤波 采用默认模板处理; 2.4 巴特沃斯低通滤波 采用默认模板处理; 2.5巴特沃斯高通滤波 采用默认模板处理; 2.6 指数低通滤波 采用默认模板处理; 2.7 指数高通滤波 采用默认模板处理; 2.8 理想带通滤波 截止频率为20,带宽为10 2.9 理想带阻滤波 截止频率为20,带宽
2023-01-17 18:57:00 238KB 系统开源
1
针对传统核相关滤波器(KCF)无法处理严重遮挡及光照变化等问题, 提出一种结合快速角点检测与双向光流法的长期KCF跟踪算法。首先利用KCF跟踪器在目标位置上提取融合方向梯度直方图特征、颜色属性特征和灰度特征的多通道特征, 计算输出响应图并得到所跟踪目标的峰值旁瓣比(PSR), 然后通过比较PSR与经验阈值来判断目标是否被遮挡; 当目标出现遮挡时, 在快速角点检测的角点基础上利用双向光流法重新检测下一帧目标位置, 并采用一种新模板更新策略来应对严重遮挡。与其他算法进行对比实验, 验证了本文算法对处理遮挡和光照变化具有高效性及稳健性。
2023-01-14 11:08:48 13.04MB 傅里叶光 目标跟踪 核相关滤 快速角点
1
该模型利用滤波器​​的状态空间模型对基于空间矢量的三相逆变器进行仿真。 模型参数如频率、开关频率、负载参数、电压、调制指数和滤波器A、B、C、D参数。
2023-01-13 22:37:12 11KB matlab
1
数字滤波器作为信号处理领域不可或缺的重要组成部分,受到了广泛关注,其设计方法一直是业界重要的研究课题。为了高效的实现数字滤波器,文中以LabVIEW为平台,基于图形化的界面和数字化的指标,抛开传统滤波器设计中的繁琐计算和变换,设计带窗的数字滤波器和低通滤波器,并给出了实例。实验仿真结果表明所设计的滤波器达到了应用需求。
2023-01-13 16:50:21 265KB LabVIEW 数字滤波器 窗函数 仿真
1
小波变换是近年来发展起来的一种数学理论和方法。
2023-01-12 19:28:13 84KB 小波变换 DSP Mallat 滤波器
1
1-2-4.串联式开关电源储能滤波电容的计算   我们同样从流过储能电感的电流为临界连续电流状态着手,对储能滤波电容C的充、放电过程进行分析,然后再对储能滤波电容C的数值进行计算。   图1-6是串联式开关电源工作于临界连续电流状态时,串联式开关电源电路中各点电压和电流的波形。图1-6中,Ui为电源的输入电压,uo为控制开关K的输出电压,Uo为电源滤波输出电压,iL为流过储能滤波电感电流,Io为流过负载的电流。图1-6-a)是控制开关K输出电压的波形;图1-6-b)是储能滤波电容C的充、放电曲线图;图1-6-c)是流过储能滤波电感电流iL的波形。当串联式开关电源工作于临界连续电流状态时,控
1
LabVIEW中提供了多种滤波器和用来设计滤波器的函数节点和Ⅵ。滤波器节点位于函数选板的“信号处理-滤波器”,如图所不。   数字滤波节点可以将输入信号直接经过滤波器处理,也可以计算滤波器系数来设计滤波器。滤波器包括Butterworth滤波器、Chebyshev滤波器、椭圆滤波器、贝塞尔滤波器、等纹波滤波器等。如表详细列出了滤波器节点的图标、接线端、名称和功能。其中常见参数说明如下。   filter type:滤波器类型,值为0表示低通、1表示高通、2表示带通、3表示带阻。   X:输入信号序列,数据类型可以是双精度浮点数或双精度浮点复数。   如图 滤波器子选板   sam
2023-01-09 22:21:17 1.03MB LabVIEW 8.2的数字滤波设计 其它
1
RISC_CPU是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。从第四章我们知道可把它 分成八个基本部件: 1)时钟发生器 2)指令寄存器 3)累加器 4)RISC CPU算术逻辑运算单元 5)数据控制器 6)状态控制器 7)程序计数器 8)地址多路器 各部件的相互连接关系见图8.2。其中时钟发生器利用外来时钟信号进行分频生成一系列时钟信号, 送往其他部件用作时钟信号。各部件之间的相互操作关系则由状态控制器来控制。各部件的具体结构 和逻辑关系在下面的小节里逐一进行介绍。 8.2.1时钟发生器 时钟发生器 clkgen 利用外来时钟信号clk 来生成一系列时钟信号clk1、fetch、alu_clk 送往CPU 的其他部件。其中fetch是外来时钟 clk 的八分频信号。利用fetch的上升沿来触发CPU控制器开始 执行一条指令,同时fetch信号还将控制地址多路器输出指令地址和数据地址。clk1信号用作指令寄 存器、累加器、状态控制器的时钟信号。alu_clk 则用于触发算术逻辑运算单元。 时钟发生器clkgen的波形见下图8.2.2所示: CLK CLK1 CLKGEN ALU_CLK FETCH CLK CLK1 ALU_CLK FETCH 图1. 时钟发生器 RESET RESET
2023-01-09 20:50:48 1.73MB FPGA Verilog 夏宇闻
1