EP4CE22F17C8 CYCLONE4E FPGA PLL锁相环时钟分频+LED闪灯实验Verilog源码Quartus13.1工程文件 //LED闪烁逻辑产生模块 module led_controller( clk,rst_n, led ); //时钟和复位接口 input clk; //25MHz输入时钟 input rst_n; //低电平系统复位信号输入 //LED指示灯接口 output led; //用于测试的LED指示灯 //////////////////////////////////////////////////// //计数产生LED闪烁频率 reg[23:0] cnt; always @(posedge clk or negedge rst_n) if(!rst_n) cnt <= 24'd0; else cnt <= cnt+1'b1; assign led = cnt[23];
36个Verilog设计基础代码移位寄存器编码器加法减法器分频器计数器逻辑源码Quartus工程文件合集, Quartus软件版本11.0, FPGA型号为CYCLONE4E系列中的EP4CE6E22C8,可以做为你的学习设计参考。 38decoder 4位串入串出移位寄存器 4位并入串出移位寄存器 5位串入并出移位寄存器 8线-3线优先编码器 8线-3线编码器 D触发器 FIFO JK触发器 RS触发器 T触发器 三态门 串行加法器 偶数分频 八选一数据选择器 减法计数器 半整数分频 双向移位寄存器 只读存储器(ROM) 可变模计数器 可逆计数器 同步计数器 四选一数据选择器 堆栈 奇数分频 异步计数器 流水线-加法器 简单运算单元ALU 随即存储器(RAM)
HMC833锁相环750M~6GHz自动配置Verilog源码,其中两个除法器ip自己生成例化。端口输入频率值即可
2021-08-21 16:55:02 12KB HMC833 锁相环 750M~6GHz
1
BT.656 PAL 制式彩条生成模块(verilog),参考《BT.656 NTSC 制式彩条生成模块(verilog)》和《基于 FPGA 的 ADV7391视频回放平台的设计与实现》而成,它不存在第一篇文章所说的“注意:实际的工程中彩条每一行像素点的排列并不是这样的,而是(SAV Code ->Active video->EAV Code->Blanking video)”,其实 eav-blank - sav - avideo也是可以的。
2021-08-08 09:00:43 6KB BT.656Verilog BT.656 Verilog
1
适合学习Verilog的人
2021-08-07 18:01:27 11KB ADV7391的源码 i2c
1
sata phy层的verilog源码,基于xilinx v6的 GTX开发
2021-08-06 10:13:45 378KB sata phy verilog
1
《CPU自制入门》一书中介绍的AZ Processor的verilog源码,是学习RISC的入门指南。
2021-07-29 14:34:36 78KB AZ Processor hdl
1
BCH码的verilog源码,使用peterson算法,纠错能力是2。
2021-07-22 15:19:03 190KB BCH码
1
本资料归于网络整理,仅供参考学习用。如有侵权,请联系删除!! qq:1391074994 1. 资料都是有论文和程序的,程序大部分是quartus的工程,有几个是ise或者vivado的工程,代码文件就是里面的V文件。 2. 我收集的每个小项目都会开源出来,欢迎关注我的博客并下载学习。 3. 每个项目的实际的项目要求和实现的现象我就不挨个去描述了,太多了!!40多个小项目。(一个包里面只有一个小项目哈) 4. 有的项目可能会有多个程序,因为用的代码有点差异,比如密码锁,就会分显示的数码管的显示个数的不同以及用的是verilog个vhdl 的差别: 5. 报告的话博客专栏里面只是展示了一小部分。链接:https://blog.csdn.net/weixin_44830487/category_10987396.html?spm=1001.2014.3001.5482 报告链接:https://blog.csdn.net/weixin_44830487/article/details/116074531
2021-06-26 09:02:36 11.99MB fpga
1
包含了原码和tb测试文件,代码注释详细。配合博客https://blog.csdn.net/qq_42334072/article/details/105862599食用更佳
2021-05-21 08:58:48 2.28MB FPGA Verilog UART
1