[数字逻辑与EDA设计实验指导书].丁磊,江志文,张海笑.高清文字版
2021-11-26 16:14:48 2.81MB gdut
1
EDA课程设计,VHDL硬件描述语言,数字钟,多功能,正数,倒数,单键置数等
2021-11-23 15:23:28 2.16MB 数字钟 动态显示 去抖
1
0 引言   数字抢答器控制系统在现今许多工厂、学校和电视台等单位所举办的各种知识竞赛中起着不可替代的作用。基于EDA技术设计的电子抢答器,以其价格便宜、安全可靠、使用方便而受到了人们的普遍欢迎。本文以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言VHDL为主要表达方式,以OuartusⅡ开发软件和GW48EDA开发系统为设计工具设计的电子抢答器,具有抢答鉴别与锁存功能以及60秒答题限时功能、对抢答犯规的小组进行警告和对各抢答小组进行相应的成绩加减操作等功能。   1 电子抢答器的功能   该电子抢答器实现的功能主要包括四项操作:   (1)第一抢答信号的鉴别和锁存   该
1
2021年第十二届蓝桥杯EDA设计试题
2021-11-15 21:04:35 6.42MB EDA 蓝桥杯
1
EDA设计实验在电子通信类专业的必修课里占有比较重要的位置,这里用的是multisim软件进行的编程,相信会对你有所帮助!
2021-11-05 19:12:02 5.58MB 万年历
1
以vhdl语言编程的fpga模块8选一信号发生器 可产生三角波,方波,锯齿波等
2021-11-02 21:37:03 325KB 信号发生器
1
通过“*.qsf”文件指配 # Pin & Location Assignments # set_location_assignment PIN_1 -to a0\[0\] set_location_assignment PIN_2 -to a0\[4\] set_location_assignment PIN_3 -to a0\[2\]
2021-10-29 16:16:05 2.81MB EDA设计流程 QUARTUS_II
1
EDA设计基于FPGA的任意波形发生器.doc
2021-10-16 16:02:22 701KB EDA设计基于FPGA的任意波形
用移位相加的方法设计一个8位二进制串行乘法器。基于EP4CE1022C8芯片,于Quartus Ⅱ 13.1中实现。包含仿真文件,上板子验证成功。此为西电EDA课设大作业,实验报告见博客,仅供参考。
1
简单计算器EDA设计.pdf
2021-10-09 15:02:00 503KB 毫秒计算器