关于FPGA的具体用户ip核定制,有详细的讲解过程并附带图片
2021-12-24 13:07:10 984KB VGA_IP FPGA
1
altera FPGA的嵌入式处理器Nios II教材,学习FPGA嵌入式的入门资料,适合初学者,配合数据手册上手很快。 虽然altera 已经被收购了,但此文档的参考意义还是很高的!
2021-11-20 14:23:49 3.89MB FPGA
1
NIOS II开发指南,基础
2021-11-19 09:01:31 12.89MB NIOS FPGA SOC SOPC
1
勇敢的芯伴你玩转NIOS II pdf版本,有需要的拿去。
2021-11-04 10:02:35 83.79MB fpga altera niosII 勇敢的芯
1
在Nios II中,我们可以通过Nios II 中的flash烧写功能往FPGA中固化程序和系统参数,如果我们想单独烧写系统参数呢?就是想在flash或者EPCS的空闲区域写入二进制数据。在软件中我们可以将flash中的数据读出来,那怎样才能烧写有用的数据呢。下面就八一八。
2021-10-27 10:02:10 62KB NIOSII 烧写 二进制文件 FLASH
1
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
1
基于NIOS II处理器GPS_GSM车辆监控系统终端设计.pdf
2021-10-08 23:13:50 192KB 处理器 微型机器 数据处理 参考文献
博客园地址:http://www.cnblogs.com/noticeable/p/7268059.html
2021-09-20 20:41:45 26.46MB NIOS II
1
开拓者Nios II开发指南_V1.3.pdf
2021-09-16 14:58:51 24.61MB
1
使用Nios II处理器通过UART接口对Max10 FPGA器件进行远程系统更新 本参考设计提供了一个简单的应用,该应用对MAX 10 FPGA 器件基于Nios II 的系统实现基本的 远程配置功能。包括在MAX 10 FPGA 开发套件的这个UART 接口与Altera UART IP 内核一起用 于提供远程配置功能性。
2021-09-07 14:52:28 344KB FPGA远程更新
1