多核处理器由于其性能较高,一般用于较复杂的实现功能较多的应用场合,外接高速大容量的 DDR3是硬件设计 需要解决的关键问题之一。本文以8核 DSP芯片 TMS320C6678为应用平台,介绍了该处理器外接 DDR3的设计方法。 文中详细介绍了 DDR3的硬件接口设计、稳定参考电源设计、复位和上电时序、针对 DDR3的PCB布线设计、DDR3的初 始化以及读写 DDR3的时序和方法
2022-12-27 10:27:49 886KB
1
镁光 最新DDR3仿真模型,适应于各种仿真平台
2022-12-12 14:02:15 34KB DDR3
1
DDR3的国际标准,硬件工程师的必修课程
2022-11-28 19:27:45 8.34MB JESD79-3A DDR3 规范
1
iMX官网开发板原理图,对应开发板的PCB文件资源也有,可另行下载。
2022-11-28 08:44:47 1.89MB iMX6 原理图 开发板 官方
1
ZYNQ AXI4读写DDR3进行图像存储的乒乓操作
2022-11-17 21:41:49 62KB ZYNQ FPGA AXI4总线 图像处理
1
DDR3 SDRAM Standard
2022-11-16 09:21:02 5.67MB ddr DDR3
1
上8 9代xeon 关闭me bios 1151lga
2022-11-09 19:02:31 16MB bios 华硕 B150 ddr3
1
基于自主cpu的ddr3系统协同仿真与设计.pdf
2022-10-28 11:16:17 10.08MB 基于 自主 cpu ddr3
1
DDR SDRAM 全称为Double Data Rate SDRAM 原有的SDRAM 的基础上改进而来。也正因为如此, 对手RDRAM,成为当今的主流。本文只着重讲 称SDR SDRAM)的不同。
2022-10-27 14:01:08 3.66MB DDR3
1
xilinx ddr3 的用户手册,开发ddr3必备。
2022-10-12 17:13:54 15.24MB ddr3
1