仅是通过头歌测试的完成文件(storage.circ)7关全部满分通过测试,无其他内容~ 汉字字库存储芯片扩展实验|MIPS寄存器文件设计|MIPS RAM设计|全相联cache设计|直接相联cache设计|4路组相连cache设计|2路组相联cache设计 学习交流q 2267261634
1
仅是通过头歌测试的完成文件(MipsOnBusCpu-3.circ)6关全部满分通过测试,无其他内容~ MIPS指令译码器设计|定长指令周期---时序发生器FSM设计|定长指令周期---时序发生器输出函数设计|硬布线控制器组合逻辑单元|定长指令周期---硬布线控制器设计|定长指令周期---单总线CPU设计 学习交流q2267261634
1
华中科技大学-计算机组成原理-educoder Logisim-计算机数据表示实验(HUST) 第1关:汉字国标码转区位码实验 第2关:汉字机内码获取实验 第3关:偶校验编码设计 第4关:偶校验解码电路设计 第5关:16位海明编码电路设计 第6关:16位海明解码电路设计 第7关:海明编码流水传输实验 第8关:16位CRC并行编解码电路设计 第9关:CRC编码流水传输实验
2022-06-26 22:48:39 2.96MB 计算机组成原理
1
头歌平台计算机组成原理实训作业——存储系统设计(HUST
2022-06-25 09:00:52 257KB 计算机组成原理 头歌平台
1
计算机数据表示实验(HUST
2022-06-23 09:05:54 278KB 计算机数据表示实验(HUST)
百分之百全过 单独一个 circ文件
2022-06-19 23:22:42 523KB 计算机组成原理
1
logisim-hust-20200118.exe
2022-06-17 02:39:09 4.16MB
1
实验内容 现有如下 ROM 组件,4片4K*32位 ROM ,7片 16K*32位 ROM,请在 Logisim 平台构建 GB2312 汉字编码的16K*16点阵汉字字库,电路输入为汉字区号和位号,电路输出为8×32位(16K*16=256 位点阵信息),待完成的字库电路输入输出引脚见后图,具体参见工程文件中的 storage.circ 文件,图中左侧是输入引脚,分别对应汉字区位码的区号和位号,中间区域为8个32位的输出引脚,可一次性提供一个汉字的256位点阵显示信息,右侧是实际显示区域,用于观测汉字显示是否正常。待完成字库子电路封装已经完成,请勿修改以免影响后续自动测试功能。
2022-06-08 09:08:49 1.2MB Educoder HUST
1
第1关:汉字字库存储芯片扩展实验 第2关: MIPS寄存器文件设计 第3关:MIPS RAM设计 第4关:全相联cache设计 第5关:直接相联cache设计 第6关:4路组相连cache设计 第7关:2路组相连cache设计
2022-06-02 08:16:44 1.65MB 作业
1
粘贴代码直接满分过
2022-05-28 18:02:52 5.24MB 源码软件
1