本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证。
2021-12-29 18:03:44 147KB 开发工具
1
窗函数法设计数字FIR低通滤波器,高通滤波器,带通滤波器。
2021-12-27 11:24:22 3KB FIR滤波器
1
基于DSP Builder的 FIR 数字滤波器设计原理与技术, 使用FIR IP Core设计FIR滤波器
2021-12-26 14:08:19 713KB DSP Builder FIR 滤波器
1
采用了频率抽样法设计的FIR高通数字滤波器,其目的是为了让中高频率的信号通过,而且利用频率抽样法的优点是可以在频域直接设计,并且适合最优化设计。
2021-12-26 13:59:51 352KB FIR 数字滤波器 高通
1
摘要: 在数字信号处理应用中, 滤波占有十分重要的地位, 如对信号的过滤、检测、预测等, 都要广泛地用到滤波器。文中研究了FIR滤波器窗函数算法的基本思想给出了在定点DSP芯片上实现FIR数字滤波器的设计方法, 并给出了仿真结果。   0 引言   数字信号处理现已在通信与信息系统、信号与信息系统、自动控制、需达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中, 滤波占有十分重要的地位, 如对信号的过滤、检测、预测等, 都要广泛地用到滤波器。IIR数字滤波器的设计保留了一些典型模拟滤波器优良的幅度特性, 但所涉及的滤波器相位特性一般是非线性的, 而FIR滤波
2021-12-25 16:37:29 387KB 基于DSP的FIR数字滤波器的实现
1
基于FPGA的FIR数字滤波器设计与仿真
2021-12-24 16:04:25 199KB fir FPGA 滤波器
1
FIR数字滤波器的设计 利用kaiser窗设计FIR滤波器的基本步骤 以下只讨论利用理想滤波器作为实际滤波器的逼近进行滤波器设计的步骤。 根据实际技术要求确定理想滤波器的频率特性:截止频率(),低频截止频率(),高频截止频率()。
2021-12-24 11:18:53 408KB FIR数字滤波器
1
试验一:模拟信号采样、恢复及频谱FFT 、 实验二: IIR、FIR数字滤波器设计
1
用窗函数法设计FIR数字滤波器以前的课程设计供大家参考
2021-12-20 11:04:35 311KB 以前的课程设计
1