一种能发脉冲和模拟modbus水表协议的设备,具备频率调节,水量调节
2021-06-09 13:03:03 239KB modbus
1
数字延时脉冲发生器ASG8000系列产品手册
2021-05-06 11:01:41 2.09MB 数字延时脉冲发生器ASG8000
该设计的功能:输出脉冲频率和占空比均可变,可用来作为时钟模块。包括设计文档和Verilog HDL源代码
2021-04-26 10:39:54 291KB 可配置脉冲发生器 FPGA 占空比
1
电流滞环跟踪控制是按照给定的电流信号,将电动机定子电流与给定正弦波电流信号比较,当二者偏差超过一定值时,改变开关器件的通断,使逆变器的输出电流增大或减少,电流波形做锯齿状变化,将输出电流与给定电流的偏差控制在一定范围内,电动机定子电流接近正弦波
2021-04-12 15:46:26 30KB 异步电动机 滞环脉冲发生器 调速
1
单次脉冲发生器电路图单次脉冲发生器电路图单次脉冲发生器电路图单次脉冲发生器电路图单次脉冲发生器电路图
2021-04-11 20:00:24 15KB 脉冲电路图
1
EDA技术及应用课程相关实验:顺序脉冲发生器
2021-02-27 14:01:22 385KB EDA 代码 quartusII VerilogHDL语言
1
基于FPGA的可配置脉冲发生器的实现包括设计文档和Verilog HDL源代码
2020-01-03 11:43:26 289KB 可配置脉冲发生器 FPGA
1
该设计的频率和脉冲占空比都可变,且由外部输入引脚进行配置;其中可变周期(00表示40ms、01表示80ms、10表示120ms、11表示400ms),可变占空比(1/256~255/256);最终在Cyclone 系列FPGA进行验证,满足要求。
2019-12-21 22:16:12 156KB 可配置脉冲发生器 FPGA
1
eda设计,可控脉冲发生器设计,基于VHDL可控脉冲发生器的设计
2019-12-21 21:27:21 92KB 课程设计
1
eda中课件关于可控脉冲发生器的设计
2019-12-21 20:37:41 3.28MB EDA
1